基本信息
作者:(美)迦奇拉 等著
譯 著:劉雷波,夏宇聞
出版社:北京航空航天大學出版社
出版時間:2012-8-1
版次:1
頁數:180
字數:256000
印刷時間:2012-8-1
開本:16開
紙張:膠版紙
印次:1
1ISBN:9787512408494
包裝:平裝
內容簡介
《低功耗驗證方法學》分析歸納了多電壓低功耗設計仿真驗證技術中幾乎所有的關鍵問題,並提出了十分重要的設計驗證原則和規範。內容包括:多電壓電源管理基礎、電源管理隱患、狀態保持、多電壓測試平台的架構、多電壓驗證、動態驗證、規則及指導原則等。
部分目錄
第1章 緒論
1.1簡介
1.2推動電源管理的要素
1.2.1更深入地考察電源的影響
1.2.2市場對降低功耗的壓力
1.2.3技術的進步和功耗的減小
1.2.4節電的規範問題
1.3電壓控制方案的出現
1.3.1CMOS和電壓
1.3.2實踐中的多電壓設計
1.3.3多電壓控制系統的形象
1.4組件的驗證
1.4.1歷史的回顧和展望
1.4.2能感知電壓的布爾分析
1.5方法學的採用和實現
1.5.1方法學的差異
1.5.2採納的方法學
1.5.3規則和指導原則
1.6本書的結構
第2章 多電壓電源管理基礎
2.1設計元素
2.1.1軌線/電源線網
2.1.2電壓調節器
2.1.3主軌線
2.1.4輔助軌線
2.1.5VDD和Vss
2.1.6頭單元和腳單元
2.1.7虛擬的VDD/VSS(源電壓/地電壓)
2.1.8保持單元
2.1.9基極
2.1.10島
2.1.11阱
2.1.12域
2.1.13總有電源供電的區
2.1.14立體交叉
2.1.15時變
2.1.16多電壓狀態或電源狀態
2.1.17保護電路
2.1.18隔離
2.1.19輸入隔離(停車場)
2.1.20電平的換擋調節
2.1.21電源狀態表
2.1.22狀態的轉移
2.1.23狀態序列
2.1.24PMU(電源管理單元)
2.2多電壓低功耗設計風格
2.2.1關機
2.2.2待機
2.2.3休眠/電源門控
2.2.4保持
2.2.5動態電壓調節
2.2.6離散/連續的動態電壓調節
2.2.7離散與連續電壓調節的比較
2.3結論
評價
《低功耗驗證方法學》是任何正在設計或準備設計低功耗套用系統級晶片的必讀著作。本書可以幫助我們找到低功耗設計中的隱患,並且在設計周期的早期耪發現這些問題,而不必等到投片以後,因此大大節省了矽片掩膜的成本和工程調試的時間。
作者簡介
斯立肯·迦奇拉(SrikanthJadcherla)先生曾經是ArchPro公司的奠基者和首席技術官(CTO)。2007年新思科技(synopsys)公司併購了ArchPro設計自動化公司,作為這次併購契約的一部分,斯立肯·迦奇拉先生來到新思科技公司工作。在創辦ArchPro公司之前,迦奇拉先生曾經在WSI、Intel、Jasmine和Synopsys(新思科技)等公司擔任ic設計師和架構設計師。他是一位很有經驗的低功耗設計師,也是許多節能技術和原理的創導者。迦奇拉先生曾經因為他在低功耗領域的工作和首創的12項專利技術獲得過英特爾成就獎(IntelAchievementAward)。他也是一位值得尊敬的綠色環保宣傳者,並擔任許多公司的技術顧問,這些公司涉及很廣闊的業務領域,包括從太陽能電池到房地產開發等行業。最近他一直在全世界半導體系統行業,從能源的供應和能量消耗需求兩個方面,積極地推廣節能設計的新理念。迦奇拉先生在印度IIT-馬德拉斯大學獲得電氣工程學士學位,從加利福尼亞大學,SantaBarbara,獲得計算機科學和工程碩士學位。