人物簡介
梁松海,研究員,1968年11月出生,博士後。
1990年於四川大學計算機科學系軟體專業畢業,獲學士學位。1990年至1997年,在航天部七七一所師從導師沈緒榜院士攻讀計算機器件與設備專業碩士和博士學位,專業方向是超大規模積體電路(VLSI)和精減指令集計算機(RISC)設計。1997年6月至1999年5月在清華大學微電子學研究所從事博士後研究工作,專業方向為通訊與微電子學。在此期間完成了RSA加解密晶片設計和單片系統集成(SOC)設計與實現技術的研究工作。1999年7月至2006年3月,在中興通訊技術中心IC部、中興積體電路子公司、IC研究所和微電子研究所,先後任項目負責人、子公司副總工和CPU產品總監、系統室主任、開發部部長、研究所總工。2006年5月到深圳大學信息工程學院電子工程系工作。2000年12月,獲得廣東省自然科學研究微電子學與通訊副研究員職稱;2005年12月,獲得廣東省自然科學研究微電子學與通訊研究員職稱。發表論文15篇,申請專利8項。科研工作
(1)3G手機數字基帶處理器晶片ZX2802的設計
2005年2月至2006年3月,作為中興通訊微電子研究所總工,同時擔任3G手機數字基帶處理器晶片ZX2802項目的負責人,主持領導了ZX2802晶片系統設計工作。該項目於2006年12月流片成功,0.13微米工藝。
(2) 片上系統SOC平台晶片ZX2801的設計與研製
2002年7月至2005年2月,作為中興通訊微電子研究所總工,同時擔任片上系統SOC平台晶片ZX2801項目的負責人,主持領導了ZX2801晶片系統設計、電路設計、後端設計全過程工作。該晶片採用LSI公司的RAPCHIP技術,0.18微米工藝,於2004年11月在LSI一次流片成功。
(3)通訊專用32位微處理器晶片ZCP320A的設計與研製
2000年3月至2002年4月,在中興積體電路任副總工和CPU產品總監,同時擔任了通訊專用32位微處理器晶片ZCP320A項目的負責人,主持領導了ZCP320A晶片從系統設計、電路設計、後端設計和流片的全過程工作。ZCP320A晶片於2002年5月在TSMC一次流片成功,工藝為 0.18微米。該晶片是國內首次採用ARM922T核,首次採用Synopsys公司的Eaglei軟硬體聯合驗證技術完成的SOC晶片。ZCP320A晶片已通過深圳科學技術局組織的成果鑑定,專家意見為該產品的技術,在通訊領域內達到了當前國際先進水平,產品設計技術達到了國內領先水平。ZCP320A晶片獲深圳市2004年度科技進步二等獎,成果排名第二。
(4)SSX04模冪乘密碼算法協處理器晶片的設計與研製
2001年4月到2001年9月,作為中興積體電路副總工,指導和監控了SSX04晶片的控制邏輯部分的設計和後端設計部分的工作。該晶片於2001年9月在東芝一次流片成功,工藝為0.25微米,每秒可實現90次1024位RSA加解密運算,達到國際先進水平,已通過國密辦安全審查。SSX04晶片獲2002年度深圳市科技進步二等獎,廣東省2002年度科技進步三等獎,成果排名第三。
(5)RSA加解密電路設計和單片系統集成(SOC)晶片設計與實現
97年5月至99年6月,在清華大學微電子所在從事博士後研究工作期間,針對微電子所承擔的國家新一代身份證卡的設計研發要求,帶領課題組的碩士生和博士生在68HC05 CPU核、RSA加解密電路和SOC單片系統集成三個領域開展了工作。68HC05 CPU核的可綜合核在北京的首剛NEC一次流片成功,其面積、功耗和速度都實現了最優。為了滿足新一代身份證卡加密處理的要求,為了實現面積、功耗和速度的最最佳化,採用了16位微處理器的形式來實現該RSA加解密電路。此外,針對身份證卡對面積和功耗的要求,對身份證卡晶片的單片系統集成設計中連線68HC05 CPU核和RSA加解密電路的匯流排系統和存儲器系統進行了最佳化設計,實現了晶片的面積、功耗和速度的最優設計。
(6)軍用專用32位定點RISC計算機晶片設計研製
在攻讀博士學位期間,92年9月至95年6月,在導師沈緒榜的指導下,參加並完成了國家85重點項目“軍用專用32位定點RISC計算機晶片設計研製”工作。該晶片於1995年5月流片成功,採用香港華科公司1.5微米CMOS工藝。該晶片是我國首個軍用專用32位定點RISC CPU晶片。該項目獲航天部科技進步一等獎,國家科技進步三等獎,作為是主要完成人之一,成果排名第三。
(7) 邊界掃描主控器晶片的設計與研製
在攻讀碩士學位期間,91年1月至92年2月,在導師沈緒榜的指導下,參加並完成了國家863項目“邊界掃描主控器晶片設計研製”。該晶片於1992年1月一次流片成功,採用雷射門陣列技術,3微米工藝。該晶片是我國首次採用16位微處理器技術實現的遵從IEEE1149.1協定的邊界掃描主控器晶片。由於採用了先進的微處理器設計技術,該晶片具有集IEEE1149.1測試信號生成和測試結果處理於一體的特點,面積和功耗都降到了最低,非常適合於體積受限的彈載計算機系統的測試要求。項目獲航天部科技進步二等獎,作為主要完成人之一,成果排名第二。