實用數字電子技術基礎

實用數字電子技術基礎

《實用數字電子技術基礎》是2011年電子工業出版社出版的圖書。

基本信息

內容簡介

《實用數字電子技術基礎》借鑑了目前國外知名高校同類教材的選材和教學理念,將傳統手工數位技術與現代自動化數位技術的基礎知識和工程理論有機融合,使讀者能十分流暢地實現從學習傳統數位技術基礎知識向現代數位技術的平滑過渡及大幅跨越!

本教材突破了傳統教學模式的局限,將目標定位於使學生在數字電子技術的基礎理論(包括VerilogHDL的學習)、實踐能力和創新精神三方面有明顯的進步。引導學習者基於全新的數位技術平台上強化自己的學習效果,得以高起點地適應相關後續課程的要求,同時最大限度地降低對先修基礎知識的依賴。

《實用數字電子技術基礎》前4章以及第6、7章等的主幹內容與傳統教材的安排基本相同,包括數制、邏輯門基本結構與功能、邏輯函式、組合電路、觸發器和時序電路等,但減少了門電路與脈衝電路底層電路結構的內容,這有利於將此課程安排得儘可能的提前。教材的核心創意是引入了廣義解碼器概念、計數器一般模型以及狀態機,為傳統手工數字電子技術與現代數位技術的有機融合與平滑過渡奠定了基礎。故在第5、第8以及後續章節的部分內容中逐級引入了現代數位技術的基礎內容。儘管《實用數字電子技術基礎》涉獵內容廣泛,各章內容結構嚴謹、相互依存、前後穿插,但通過科學的編排,整體授課學時數反而大為減少,這為學習者增加了更多的實踐機會。

圖書目錄

第1章 數制與碼制 (1)

1.1 模擬信號與數位訊號 (1)

1.1.1 模擬信號與數位訊號的概念 (1)

1.1.2 數字電路與模擬電路的區別 (1)

1.1.3 數字電路的特點 (2)

1.2 數制 (3)

1.2.1 十進制數表述方法 (3)

1.2.2 二進制數表述方法 (4)

1.2.3 十六進制數表述方法 (5)

1.2.4 八進制數表述方法 (5)

1.3 數制轉換 (6)

1.3.1 十六進制數、二進制數與十進制數間的轉換 (6)

1.3.2 十進制數轉換為二進制數、十六進制數 (6)

1.3.3 二進制數與十六進制數間的轉換 (7)

1.4 數的碼制 (8)

1.4.1 十進制編碼 (8)

1.4.2 十進制數的BCD碼錶示方法 (10)

1.4.3 字母數字碼 (10)

1.4.4 碼制 (11)

1.4.5 用補碼進行二進制數計算 (14)

習題 (14)

第2章 數字邏輯門 (17)

2.1 基本邏輯門 (17)

2.1.1 邏輯代數的三種基本運算模型 (17)

2.1.2 基本邏輯符號 (18)

2.1.3 與非門 (20)

2.1.4 或非門 (21)

2.1.5 異或門 (21)

2.1.6同或門(22)

2.2 積體電路邏輯門 (23)

2.2.1 MOS電晶體的結構與工作原理 (23)

2.2.2 CMOS邏輯門的結構與工作原理 (24)

2.3 TTL與CMOS積體電路邏輯門器件 (26)

2.3.1 邏輯門的器件類型與技術參數 (26)

2.3.2 積體電路門的技術參數 (27)

2.3.3 TTL與CMOS積體電路的傳統接口技術 (31)

2.3.4 器件的封裝 (31)

2.4 輔助門電路 (32)

2.4.1 三態門 (32)

2.4.2集電極開路門(33)

習題 (35)

實驗 (36)

第3章 邏輯函式 (38)

3.1 概述 (38)

3.2 邏輯代數的運算規則 (38)

3.3 邏輯函式的表述形式 (42)

3.4 邏輯函式的標準形式 (43)

3.5 邏輯代數化簡方法 (46)

3.6 卡諾圖化簡法 (48)

3.6.1 與或表達式的卡諾圖表示 (48)

3.6.2 與或表達式的卡諾圖化簡 (49)

3.6.3 或與表達式的卡諾圖化簡 (51)

3.6.4 含無關項邏輯函式的化簡 (51)

3.6.5 多輸出邏輯函式的化簡 (52)

習題 (53)

第4章 組合邏輯電路 (55)

4.1 組合邏輯電路手工分析 (55)

4.2 組合邏輯電路手工設計方法 (57)

4.3 編碼器 (59)

4.3.1 二進制編碼器 (59)

4.3.2 二-十進制編碼器及其套用 (60)

4.4 解碼器 (62)

4.4.1 二進制解碼器 (63)

4.4.2 二-十進制解碼器 (64)

4.4.3 用集成解碼器實現邏輯函式 (64)

4.4.4 顯示控制解碼器 (65)

4.5 數據選擇器與數據分配器 (68)

4.5.1 數據選擇器 (68)

4.5.2 用數據選擇器實現邏輯函式 (70)

4.5.3 數據分配器 (71)

4.6 加法器 (71)

4.7 比較器 (73)

4.8 廣義解碼器概念 (74)

4.9 可程式邏輯器件 (75)

4.9.1 PLD概述 (75)

4.9.2 可程式邏輯器件的發展歷程 (76)

4.9.3 可程式邏輯器件的分類 (77)

4.9.4 簡單PLD結構 (78)

4.10 組合電路的競爭與冒險(82)

習題 (84)

實驗 (87)

第5章 組合電路的自動化設計與分析 (88)

5.1 手工數位技術存在的問題 (88)

5.2 數位技術自動設計與分析流程 (89)

5.3 原理圖輸入法邏輯電路設計 (92)

5.3.1QuartusII軟體簡介 (92)

5.3.2 電路原理圖編輯輸入 (93)

5.3.3 創建工程 (94)

5.3.4 功能簡要分析 (96)

5.3.5 編譯前設定 (97)

5.3.6 全程編譯 (98)

5.3.7 時序仿真測試電路功能 (99)

5.4 引腳鎖定和編程下載 (101)

5.4.1 引腳鎖定 (102)

5.4.2 配置檔案下載 (103)

5.4.3 JTAG間接模式編程配置器件 (104)

5.5 用Verilog來表述廣義解碼器 (105)

5.5.1 用Verilog表述真值表及組合電路的設計 (105)

5.5.2 三人表決電路的語句表述方式 (108)

5.5.3 Verilog對廣義解碼器的其它表述方式 (109)

實驗 (111)

第6章 觸發器及含觸發器的PLD (113)

6.1 概述 (113)

6.2 RS觸發器 (113)

6.2.1 基本RS觸發器 (114)

6.2.2 具備時鐘控制的RS觸發器 (115)

6.2.3 RS觸發器套用示例 (116)

6.3 D觸發器 (117)

6.3.1 電平觸髮型D觸發器 (117)

6.3.2 邊沿觸髮型D觸發器 (118)

6.4 主從觸發器 (119)

6.4.1主從RS觸發器(119)

6.4.2 主從JK觸發器 (120)

6.4.3 邊沿JK觸發器 (121)

6.5 觸發器間的轉換 (122)

6.6 基於觸發器的濾波電路設計 (124)

6.7 延時電路的設計與測試 (127)

6.8 含觸發器的PLD結構 (129)

6.8.1 通用可程式邏輯器件GAL (129)

6.8.2複雜可程式邏輯器件(133)

6.8.3 現場可程式門陣列 (135)

習題 (140)

實驗 (141)

第7章 時序邏輯電路 (143)

7.1 時序邏輯電路的特點與功能 (143)

7.2 小規模時序電路的手工分析方法 (144)

7.2.1同步時序電路的分析 (144)

7.2.2 異步時序電路的分析舉例 (146)

7.3 時序電路的手工設計方法 (147)

7.3.1 時序電路的手工設計步驟 (147)

7.3.2 設計舉例 (148)

7.4 暫存器 (150)

7.4.1 並行暫存器 (151)

7.4.2 移位暫存器 (152)

7.5 計數器及其手工設計 (154)

7.5.1異步計數器設計 (154)

7.5.2同步計數器設計 (155)

7.6 專用集成計數器套用 (160)

7.7 計數器通用設計模型 (162)

7.7.1 時序邏輯設計方案考察 (162)

7.7.2 計數器的一般結構模型 (163)

7.7.3 基於一般模型的4位二進制計數器設計 (164)

7.7.4 基於一般模型的BCD碼計數器設計 (164)

7.7.5 基於一般模型的模可控計數器設計 (165)

7.7.6 基於一般模型的反饋清零法構成模12計數器 (166)

7.7.7 基於一般模型的同步載入型計數器設計 (166)

7.7.8 基於一般模型的異步載入型計數器設計 (167)

7.7.9 基於一般模型的可逆計數器設計 (168)

7.8 有限狀態機 (168)

習題 (169)

實驗 (172)

第8章 時序電路的自動化設計與分析 (173)

8.1 深入了解時序邏輯電路性能 (173)

8.1.1 基於74161宏模組的計數器設計 (173)

8.1.2 進位控制電路改進 (175)

8.1.3 控制同步載入構建計數器 (175)

8.1.4 利用預置數據控制計數器進位 (176)

8.2 一般模型結構的任意進制計數器 (178)

8.2.1 基於一般模型的十進制計數器設計 (178)

8.2.2 含自啟動電路的十進制計數器的設計 (179)

8.2.3 有限狀態機討論 (180)

8.3 任意進制異步控制型計數器設計 (180)

8.4 四位同步自動預置型計數器設計 (181)

8.5 基於LPM宏模組的計數器設計 (182)

8.6 步進電機控制電路設計 (184)

8.6.1 步進電機原理簡介 (185)

8.6.2 步進電機單向旋轉控制電路設計 (185)

8.6.3 步進電機雙向旋轉控制電路設計 (187)

8.7 序列檢測器狀態機設計 (187)

8.8 數字頻率計設計 (188)

8.8.1 雙十進制計數器設計 (189)

8.8.2 6位十進制計數器設計 (190)

8.8.3 測頻時序控制電路設計 (191)

8.8.4 頂層電路設計與測試 (192)

8.9 模型電飯煲控制電路設計 (192)

實驗 (194)

第9章 存儲器及其套用 (196)

9.1 概述 (196)

9.2 RAM (197)

9.2.1 RAM的分類與結構特點 (197)

9.2.2 SRAM的結構 (199)

9.2.3 DRAM工作原理 (201)

9.2.4 SRAM存儲容量的擴展方法 (201)

9.3 ROM (202)

9.3.1 ROM的分類與結構 (203)

9.3.2 掩膜ROM (203)

9.3.3 可程式ROM結構原理 (204)

9.3.4 其他類型的存儲器 (207)

9.4 FPGA中的嵌入式存儲器 (208)

9.5 存儲器套用電路設計 (209)

9.5.1 利用LPM_ROM設計查表式乘法器 (209)

9.5.2 簡易邏輯分析儀設計 (212)

9.5.3 樂曲演奏電路設計 (215)

習題 (218)

實驗 (218)

第10章 A/D與D/A轉換器 (220)

10.1 概述 (220)

10.2 A/D轉換器 (220)

10.2.1 D/A轉換原理與結構 (221)

10.2.2 二進制權電阻網路型DAC轉換器 (221)

10.2.3 倒T型電阻網路DAC (222)

10.2.4 DAC轉換器的主要技術參數 (223)

10.2.5 DAC專用器件及其套用 (224)

10.3 A/D轉換器 (225)

10.3.1 ADC工作原理 (225)

10.3.2 ADC種類 (227)

10.3.3 ADC的主要技術參數 (229)

10.3.4 典型集成A/D轉換器及套用 (229)

10.4 正弦信號發生器設計 (232)

10.5 A/D採樣控制狀態機電路設計 (235)

習題 (238)

實驗 (239)

第11章 脈衝發生與處理電路 (240)

11.1 多諧振盪器 (240)

11.2 單穩態觸發器 (244)

11.3 施密特觸發器 (250)

11.3.1 施密特觸發器概述 (250)

11.3.2 集成施密特觸發器及其套用 (252)

11.3.3 用施密特觸發器構成多諧振盪器 (252)

11.4 555定時器 (253)

11.4.1 555的內部結構 (253)

11.4.2 555構成施密特觸發器 (254)

11.4.3 555構成單穩態觸發器 (254)

11.4.4 555構成多諧振盪器 (255)

習題 (256)

附錄A 數位技術實驗系統基本要求 (257)

A.1 基本實驗內容、方式和類型 (257)

A.2 數字電路實驗板基本結構與功能 (258)

A.3 MIF檔案生成器使用方法 (263)

參考文獻

相關詞條

相關搜尋

熱門詞條

聯絡我們