基本信息
作 者:劉寶琴 等編著
出 版 社:清華大學出版社
出版時間:2005-4-1
版 次:1頁 數:416字 數:555000印刷時間:2005-4-1開 本:紙 張:膠版紙印 次:I S B N:9787302093206包 裝:平裝
內容簡介
本書分為上、下兩冊,共18章。上冊包括第1-10章,主要內容有:數制與編碼、邏輯代數、集成邏輯電路、組合邏輯電路的分析與設計、鎖存器和觸發器、常見的時序邏輯電路、同步時序邏輯電路的分析與設計、存儲器和可程式邏輯器件,以及面向綜合的VHDL設計描述。下冊,11-18章,主要內容有:電位型異步時序邏輯電路的分析與設計、運算電路、數字系統設計基礎、特種存儲器、可測性設計、邏輯仿真、面向仿真的VHDL設計描述,以及數模轉換器和模數轉換器。
本書體系合理、物理概念準確、理論聯繫實際、闡述清楚、便於自學。上冊主要面向本科生,適合用作高等院校電子工程、計算機技術、自動控制和微電子器件等學科的專業技術基礎課教材。下冊可作為本科生高年級和碩士研究生的選修教材,申請“信息與通信工程學科”和“電子科學與技術學科”碩士學位同等學力人員的複習材料,以及相關專業工程技術人員的參考書。
上冊所附光碟中有ALTERA公司的MAX+PLUS II可程式邏輯器件編程軟體,可免費使用。
目錄
第1章 緒論
1.1 脈衝信號
1.2 數位訊號和數字電路
第2章 數制與編碼
2.1 數制
2.2 不同數制之間的相互轉換
2.3 用二進制表示的其他進制
2.4 格雷碼
2.5 字元代碼
小結
習題
第3章邏 輯代數
3.1 邏輯變數和基本的邏輯運算
3.2 常見的邏輯門電路
3.3 邏輯代數的基本定律和規則
3.4 常用公式
3.5 邏輯函式的標準形式
3.6 邏輯函式的代數化簡方法
3.7 邏輯函式的卡諾圖化簡法
3.8 邏輯函式的表格化簡法
3.9 VHDL硬體描述語言
小結
習題
第4章 集成邏輯電路
4.1 數字積體電路的特點與分類
4.2 電晶體開關特性
4.3 MOS場效應管
4.4 電晶體一電晶體邏輯電路
4.5 CMOS邏輯電路
4.6 不同邏輯系列的配合問題
小結
習題
第5章 組合邏輯電路的分析與設計
5.1 組合邏輯電路的特點
5.2 組合邏輯電路的分析
5.3 組合邏輯電路的設計
5.4 組合邏輯電路中的競爭和險象
5.5 常見的組合邏輯電路
5.6 組合邏輯電路的VHDL描述
5.7 疊代陣列
小結
習題
第6章 鎖存器和觸發器
6.1 時序邏輯電路的基本特性
6.2 基本R-S鎖存器
6.3 門控R-S鎖存器
6.4 D鎖存器
6.5 主從型觸發器
6.6 邊沿觸髮型觸發器
6.7 觸發器的參數和使用
6.8 觸發器的邏輯功能描述
6.9 觸發器的VHDL語句描述
小結
習題
第7章 常見的時序邏輯電路
7.1 暫存器
7.2 二進制計數器
7.3 任意進制計數器
7.4 移位暫存器
7.5 移存型計數器
7.6 序列信號發生器
小結
習題
第8章 時序邏輯電路的分析與設計
8.1 時序邏輯電路的模型與分類
8.2 同步時序電路模型和功能描述
8.3 同步時序邏輯電路的分析
8.4 同步時序邏輯電路的設計
8.5 脈衝型異步時序邏輯電路的分析與設計
8.6 設計時序電路應注意的問題
小結
習題
第9章 存儲器和可程式邏輯器件
9.1 隨機存取存儲器(RAM)
9.2 唯讀存儲器(ROM)
9.3 可程式邏輯器件(PLD)
9.4 存儲器的VHDL描述
小結
習題
第10章 面向綜合的VHDL設計描述
10.1 基本知識索引
10.2 VHDI.語法的一些說明
10.3 VHDL設計中的注意事項
小結
習題
附錄A 我國積體電路型號命名規則
附錄B 國家標準圖形符號簡介
附錄C 常用邏輯符號
附錄D AItera公司MAX+plusⅡ10.2軟體的安裝和使用說明
附錄E VHDL句法規則