內容簡介
本書根據課堂教學的需要,以提高在校學生的實際數字系統設計能力為目標,介紹了採用硬體描述語言VHDL進行組合電路與時序電路設計的方法和可程式邏輯器件的內部結構及其工作原理、採用硬體描述語言VHDL和可程式邏輯器件實現具有一定實際套用價值的數字系統設計方法和實例。
本書可以作為開設數字系統設計實驗和設計課程的大專院校電子工程、計算機和自動化等專業的教學參考書,也可以作為從事電子產品開發和生產的電子工程技術人員的參考書。
目錄
總序(Ⅰ)
前言(Ⅲ)
第1章VHDL的基本結構與描述語句
1.1VHDL的基本結構
1.2VHDL並發描述語句
1.3VHDL的運算操作符
1.4標示符、數據對象、數據類型、屬性和保留關鍵字
1.5順序描述語句
1.6庫、程式包
習題1
第2章基本邏輯單元電路的設計
2.1組合電路的設計
2.2時序電路的設計
習題2
第3章仿真
3.1激勵信號的產生
3.2十進制計數器的仿真
3.3仿真與綜合
習題3
第4章可程式的邏輯器件
4.1可程式的邏輯器件概述
4.2低密度可程式邏輯器件
4.3高密度可程式邏輯器件
4.4CPLDs 和 FPGAs
4.5基於可程式邏輯器件數字系統的設計流程
4.6可程式邏輯器件的發展趨勢
習題4
第5章設計實例
5.1控制發光二極體循環移位電路
5.2數碼管數字顯示電路
5.3運動計時器
5.4LED點陣屏漢字顯示
5.5液晶顯示屏顯示字元
5.6圖形式液晶顯示屏(LCD)顯示圖形
5.7液晶顯示屏顯示PS/2鍵盤的鍵值
5.8RS-232異步串列通信接口的實現
5.94×3矩陣式鍵盤輸入電路
5.10數字密碼鎖電路
習題5
參考文獻