計算機體系結構量化研究方法

計算機體系結構量化研究方法

《計算機體系結構量化研究方法》(英文版·第4版)系統地介紹了計算機系統的設計基礎、指令集系統結構、流水線和指令集並行技術、層次化存儲系統與存儲設備、互連網路以及多處理器系統等重要內容。

基本信息

版權資訊

書 名: 計算機體系結構量化研究方法

作 者:亨尼希(J.L.Hennessy)帕特森(D.A.Patterson)

開本: 16

定價: 78.00 元

內容簡介

在這個最新版中,作者更新了單核處理器到多核處理器的歷史發展過程的相關內容,同時依然使用他們廣受好評的“量化研究方法”進行計算設計,並展示了多種可以實現並行性的技術,而這些技術可以看成是展現多處理器體系結構威力的關鍵!在介紹多處理器時,作者不但講解了處理器的性能,還介紹了有關的設計要素,包括能力、可靠性、可用性和可信性。

作者簡介

JohnL.Hennessy史丹福大學校長,IEEE和DACM會士,美國國家工程研究院院士及美國科學藝術研究院院士,因在RISC技術方面做出的突出貢獻而榮獲T2001年的Eckert—Mauchly獎。同時他也是2001年SeymourCray計算機工程獎得主,並且和本書另外一位作者DavidA.Paterson分享了2000年的IEEEJohnvonNeumann獎。

編輯推薦

《計算機體系結構量化研究方法》(英文版·第4版)內容豐富,既介紹了當今計算機體系結構的最新研究成果,也引述了許多計算機系統設計開發方面的實踐經驗。另外。各章結尾還附有大量的習題和參考文獻。《計算機體系結構量化研究方法》(英文版·第4版)既可以作為高等院校計算機專業高年級本科生和研究生學習“計算機體系結構”和“計算機組成原理”等課程的教材或參考書,也可供與計算機相關的專業人士學習參考。

圖書目錄

Foreword
Preface
Acknowledgments
Chapter1 Fundamental sof Computer Design
Chapter2 Instruction-Level Parallelismand Its Exploitation
Chapter3 Limitson Instruction-Level Parallelism
Chapter4 Multi processor sand Thread-Level Parallelism
Chapter5 Memory Hierarchy Design
Chapter6 Storage Systems
Appendix A Pipelining:Basicand Intermediate Concepts
Appendix B InstructionSet Prindplesand Examples
Appendix C Reviewof Memory Hierarchy
Appendix D Embedded Systems
Appendix E Inter connection Networks
Appendix F Vector Processors
Appendix G Hardwareand Software for VL!WandEPIC
Appendix H Large-Scale Multi processorsand Scientific Applications
Appendix I Computer Arithmetic
Appendix J Surveyof Instruction Set Architectures
Appendix K Historical Perspectivesand References
Appendix L Solutionsto Case Study Exercises
References
Index

相關詞條

相關搜尋

熱門詞條

聯絡我們