半讀出脈衝

這樣,各低次群的時鐘速率就不一定相等,因而在復接時先要進行碼速調整,使各低次群同步後再復接。 按理說,PCM二次群的數碼率是4×2048kbit/s=8192kbit/s。 碼速調整裝置的主體是緩衝存儲器,還包括一些必要的控制電路、輸入支路的數碼率=2.048Mbit/s±100bit/s,輸出數碼率為=2.112Mbit/s。


基本簡介

系統同步的方法有兩種,即同步復接和異步復接。同步復接是用一個高穩定的主時鐘來控制被復接的幾個低次群,使這幾個低次群的碼速統一在主時鐘的頻率上,這樣就達到系統同步的目的。這種同步方法的缺點是主時鐘一旦出現故障,相關的通信系統將全部中斷。它只限於在局部區域內使用。異步復接是各低次群使用各自的時鐘。這樣,各低次群的時鐘速率就不一定相等,因而在復接時先要進行碼速調整,使各低次群同步後再復接。?

不論同步復接或異步復接,都需要碼速變換。雖然同步復接時各低次群的數碼率完全一致,但復接後的碼序列中還要加入幀同步碼、對端告警碼等碼元,這樣數碼率就要增加,因此需要碼速變換。?

CCITT規定以2048kbit/s為一次群的PCM二次群的數碼率為8448kbit/s。按理說,PCM二次群的數碼率是4×2048kbit/s=8192kbit/s。當考慮到4個PCM一次群在復接時插入了幀同步碼、告警碼、插入碼和插入標誌碼等碼元,這此碼元的插入,使每個基群的數碼率由2048kbit/s調整到2112kbit/s,這樣4×2112kbit/s=8448kbit/s。碼速調整後的速率高於調整前的速率,稱正碼速調整。?

正碼速調整方框圖如圖3-9所示。每一個參與復接的數碼流都必須經過一個碼速調整裝置,將瞬時數碼率不同的數碼流調整到相同的、較高的數碼率,然後再進行復接。?

碼速調整裝置的主體是緩衝存儲器,還包括一些必要的控制電路、輸入支路的數碼率=2.048Mbit/s±100bit/s,輸出數碼率為=2.112Mbit/s。所謂正碼速調整就是因為而得名的。?

假定快取器中的信息原來處於半滿狀態,隨著時間的推移,由於讀出時鐘大於寫入時鐘,快取器中的信息勢必越來越少,如果不採取特別措施,終將導致快取器中的信息被取空,再讀出的信息將是虛假的信息。??

相關詞條

鹵化鉿半結地腳螺栓哈爾曼銅錳鋁合金電阻絲
半字半圓頭錘架桿半加減電路
過氧化鉿半光制墊圈陀螺部件組半減法器

相關詞條

相關搜尋

熱門詞條

聯絡我們