《高級ASIC晶片綜合》

《高級ASIC晶片綜合》

《高級ASIC晶片綜合》是HimanshuBhatnagar所作電子類書籍,由清華大學出版社於2007年6月出版,現已完結。

基本信息

《高級ASIC晶片綜合》高級ASIC晶片綜合
【原書名】AdvancedASICChipSynthesisUsingSynopsysDesignCompilerPhysicalCompilerandPrimeTime
【原出版社】Springer
【作者】HimanshuBhatnagar[同作者作品][作譯者介紹]
【譯者】張文俊[同譯者作品]
【叢書名】國外大學優秀教材--微電子類系列(翻譯版)
【出版社】清華大學出版社
【書號】9787302148814
【出版日期】2007年6月
【開本】32開
【頁碼】240
【版次】1-1
【所屬分類】工業技術>電工技術>電路>積體電路教材>研究生/本科/專科教材>工學>電工電子

本書第2版描述了使用Synopsys工具進行ASIC晶片綜合物理綜合形式驗證靜態時序分析的最新概念和技術,同時針對VDSM(超深亞微米)工藝的完整ASIC設計流程的設計方法進行了深入的探討。
本書的重點是使用Synopsys工具解決各種VDSM問題的實際套用。讀者將詳細了解有效處理複雜亞微米ASIC的設計方法,其重點是HDL的編碼風格、綜合和最佳化、動態仿真形式驗證DFT掃描插入、lmkstolayout、物理綜合和靜態時序分析。在每個步驟中,確定了設計流程中每一部分的問題,並詳細描述了解決方法。此外,對包括與時鐘樹綜合和linkst0layo[1t等版圖相關的問題也進行了較詳細的論述。而且,本書還對Synosys基本的工藝庫、HDL編碼風格以及最佳的綜合解決方案進行了深入探討。本書的讀者對象是ASIC設計工程師和正在學習關於ASIC晶片綜合以及DFT技術的VLSI高級課程的碩士研究生。

作者簡介

HimanshuBhamagar是位於美國加州新港海灘(NewportBeach)的科勝訊(Conexant)系統公司ASIC設計小組的領導。科勝訊系統公司是世界上最大的專門提供半導體通信電子產品的公司。Himanshu在使用Synopsys和其他EDA工具廠商提供的最新的高性能工具來定義下一代的ASIC設計流程方法學方面具有較深的造詣。
在加入科勝訊之前,Himanshu在新加坡ST微電子工作,該公司的總部位於法國Grenoble。他在斯旺西(Swansea)大學(英國威爾斯)獲得了電子與計算機科學專業的學士學位。在克萊姆森大學(美國南卡羅來納州)獲得了超大規模積體電路設計專業的碩士學位。

目錄

第1章ASIC設計方法學
1.1 傳統的設計流程
1.1.1 規範和RTL編碼
1.1.2 動態仿真
1.1.3 約束、綜合和掃描插入
1.1.4 形式驗證
1.1.5使用PrimeTime進行靜態時序分析
1.1.6 布局、布線和驗證
1.1.7 工程改變命令
1.2 PhysicalCompiler流程
1.2.1物理綜合
1.3小結
第2章 入門指南靜態時序分析與綜合
2.1設計示例
2.2 初始設定
2.3 傳統流程
2.3.1 布圖前的步驟
2.3.2 布圖後步驟
2.4 PhysicalCompiler流程
2.5小結
第3章 基本概念
3.1 Synopsys產品
3.2 綜合環境
3.2.1 啟動檔案
3.2.2 系統庫變數
3.3 對象、變數和屬性
3.3.1 設計對象
3.3.2 變數
3.3.3 屬性
3.4 找尋設計對象
3.5Synopsys格式
3.6 數據組織
3.7 設計輸入
3.8 編譯指令
3.8.1 HDL編譯器指令
3.8.2 VHDL編譯器指令
3.9小結
第4章 Synopsys工藝庫
4.1工藝庫
4.1.1邏輯庫
4.1.2 物理庫
4.2 邏輯庫基礎
4.2.1庫類
4.2.2庫級屬性
4.2.3 環境描述
4.2.4單元描述
4.3 延時計算
4.3.1 延時模型
4.3.2 延時計算問題
4.4 何謂好庫?
4.5小結
第5章 劃分和編碼風格
5.1綜合劃分
5.2 何謂RTL?
5.2.1 軟體與硬體
5.3 通用指導方針
5.3.1工藝無關
5.3.2 時鐘相關邏輯
5.3.3 頂層沒有粘合邏輯
……
第6章 設計約束
第7章 最佳化設計
第8章 可測性設計
第9章 LINKSTOLAYOUT和布圖後最佳化——包括時鐘樹插入
第10章 物理綜合
第11章 SDF生成——為動態時序仿真
第12章 PRIMETIME基礎
第13章 靜態時序分析——使用PrimeTime
附錄A 使用PhysicalCompiler的一個新的時序閉合方法
附錄B Makefile實例

【前言】

本書第2版描述了使用Synopsys工具進行ASIC晶片綜合、物理綜合、形式驗證和靜態時序分析的最新概念和技術,同時針對超深亞微米(VDSM)工藝的完整ASIC設計流程的設計方法學進行了深入的探討。.本書的重點是使用Synopsys工具解決各種VDSM問題的實際套用。讀者將詳細地了解一個有效的處理複雜的亞微米ASIC設計方法學,其重點是HDL的編碼風格、綜合和最佳化、動態仿真、形式驗證、DFT掃描插入、linkstolayout(後端集成)、物理綜合和靜態時序分析。在每個步驟中,確定了設計流程中的每一部分的問題,並詳細描述了解決的方法。此外,包括與時鐘樹綜合和後端集成(linkstolayout)等對版圖至關重要的問題也進行了詳細

相關詞條

相關搜尋

熱門詞條

聯絡我們