內容簡介
本書可作為電子類、通信類、計算機類本科生的教學用書,也可供相關專業的師生和從事數字電路系統設計的科技人員自學和參考。在閱讀本書之前,應具備數字邏輯電路的基礎知識。
目錄
第1章 可程式邏輯器件的硬體結構
1.1 可程式邏輯器件概述
l.2MAX7000系列pld器件的結構與特點
1.2.1 基本宏單元(macroceil)
1.2.2 邏輯陣列塊(logic array block)
1.2.3 i/o引腳
1.2.4 可程式互連陣列(programmable interconneet array)及i/o控制塊
1.2.5 複雜宏單元
1.2.5.1 共享擴展乘積項(sharea.ble expanders)
1.2.5.2 並聯擴展乘積項(parallel expanders)
1.2.5.3 異或門控制端
1.2.5.4 d觸發器的時鐘
1.2.5.5 d觸發器的置位(prn)和清零(clrn)控制
1.2.6 max7000e和max7000s系列pld的結構
1.2.7 時間特性(timing)
1.3 flexlok系列pld器件的結構與特點
1.3.1 flexlok系列pld晶片的總結構
1.3.2 隱埋陣列塊(eab)
1.3.3 邏輯陣列塊(lad)
. 1.3.4 邏輯單元(le)
1.3.5 快速互連通道(fast track interconnect)
1.3.6 i/o單元(i/oelemen亡)
1.3.7 時間特性(timing)
1.3.8 其它套用特點
第2章 max+plusⅡpld開發工具
2.1 pld開發流程
2.2 電路設計輸入
2.3 編譯處理
2.4 仿真器(simulator)
2.5 時序分析器(timingAnalyzer)
2.6 編程器(programmer)
2.7 一個綜合例子
2.7.1 設計說明
……