人物經歷
1987年免試進入南京理工大學光電技術系學習,1991年獲學士學位。分別於2003年和2007年在東南大學信息科學與工程學院獲得電路與系統專業工學碩士和博士學位,研究方向為超高速光纖通信積體電路設計。2006年赴歐洲國際微電子中心(IMEC)、比利時魯汶(Leuven)大學進修模擬積體電路高級設計。
主講課程
講授的課程有本科生課程《通信電子線路》、研究生課程《積體電路設計技術》。
研究方向
研究內容涉及模擬IC設計、混合信號IC設計、射頻與微波IC設計以及模擬積體電路設計過程中相關係列軟體如SPICE、ADS以及Cadence版圖設計軟體的套用等。
主要貢獻
已成功研製的晶片主要包括2.5Gb/s單片集成光接收機電路、5GHz振盪器電路、10GHz鎖相環電路、100Gb/s分接器電路等。其中第一負責人研製的晶片《2.5Gb/s 0.25um CMOS工藝時鐘數據再生與1:4分接單片積體電路》被省科技廳組織的專家組鑑定為具有“國際先進水平”。參與研製的《10Gb/s 甚短距離並行光傳輸模組與實驗系統》被鑑定為具有“國內先進水平”。已出版的教材有:積體電路設計方面3本,射頻電子線路方面1本。以第一發明人獲得國家專利一項,在國際國內期刊與會議中發表論文十餘篇,其中9篇為EI檢索論文。
出版教材
1.《積體電路設計》 王志功 朱恩 陳瑩梅編著“十一五”國家級重點規劃教材,電子工業出版社2006年11月。
2.《模擬積體電路設計精粹》 陳瑩梅譯 王志功審校,清華大學出版社 2008年3月。
發表論文
1. Chen Yingmei, Wang Zhigong, and Zhang Li“Fast-Lock Low-jitter PLL with a Simple Phase-Frequency Detector”Journal of Semiconductors, Jan. 2008, Vol.29, No.1, pp.88-92。
2. Yingmei Chen,Zhigong Wang, Li Zhang,and Mingzhen Xiong “Monolithic IC of SDH STM-16 Optical Receiver Core Circuits” 2005 International Conference on Communication, Circuits and Systems, 27-30 May, HongKong, Volume Ⅱ,pp.1287-1289 。
3. Chen Yingmei, Wang Zhigong, Xiong Mingzhen, and Zhang Li “2.5 Gb/s Monolithic IC of Clock Recovery, Data Decision and 1:4 Demultiplexer” Journal of Semiconductors, Aug. 2005, pp.1532-1536。
4. 陳瑩梅 王志功 趙海兵 章麗 熊明珍 “10Gb/s CMOS 時鐘和數據恢復電路的設計” 固體電子學研究與進展2005年12月,Vol.25, No.4,pp.494-498。
5. 陳瑩梅 王志功 章麗 熊明珍 “2.5 Gb/s光接收機電路的全集成” 光通信研究2005年10月,第5期,pp.13-15。
6. 趙海兵 王志功 陳瑩梅 章麗 熊明珍 “多相位低相位噪聲5GHz壓控振盪器的設計” 電子器件 2005年 第28卷,第1期,pp.164-166。
7. 陳瑩梅 王志功 朱恩 馮軍 章麗 熊明珍 “一種高工作頻率低相位噪聲的CMOS 環形振盪器” 光電子?雷射 2004年10月,第15卷第10期,pp.1141-1143。
8. 陳瑩梅 王志功 朱恩 馮軍 章麗 “5GHz 0.18um CMOS工藝正交輸出VCO” 光通信研究 2004年4月,第2期,pp.39-41。
9. 陳瑩梅 王志功 劉麗 林其松 謝婷婷 陳海濤 “2.5 Gb/s CMOS時鐘數據恢復與1:4分接系統的設計” 中國電子學會電路與系統第17屆年會 2002年9月 大連 Ⅷ33-36。
科研項目
國家863計畫:
1.10-40Gb/s光收發關鍵器件晶片技術研究,負責其中時鐘恢復電路研製。
2.10Gb/s 甚短距離並行光傳輸模組與實驗系統,負責其中鎖相環電路研製。
3.40Gb/s 甚短距離並行光互連技術與實驗系統,負責其中晶片技術研製。
橫向合作項目:
CDR行為模型和噪聲模型研究項目 華為技術有限公司。
GPS接收機射頻晶片研製。
1.CDR行為模型和噪聲模型研究項目 華為技術有限公司。
2.GPS接收機射頻晶片研製。
獲獎記錄
《積體電路設計技術》2006年被評為江蘇省優秀研究生課程。