簡介
王新安,副教授,博導,北京大學深圳研究生院信息工程學院常務副院長,集成微系統科學工程與套用重點實驗室常務副主任,積體電路與系統設計實驗室主任,深圳市半導體行業協會副會長,作為主要負責人承擔了20多項國家科研課題/企業合作項目;發表論文20多篇,申請專利10項,譯著3部。
積體電路與系統設計實驗室主要關注具有可實現性的研究,研究結果具有一定的產業價值。目前在陣列處理器研究開發、通信基帶SOC設計、RFID晶片開發等研究領域形成了年輕教師、博士生、碩士生和工程師的團隊,建立了從系統到晶片、再到系統的研發平台體系;近3年負責或參與完成863課題2項、自然基金課題1項、信產部電子基金項目1項、企業合作項目5項,完成1個包含2顆ZSP400核的SOC晶片、1個包含兼容MIPS4kc核的SOC晶片、1個RFID晶片的流片驗證、2個電源管理晶片、以及多個IP的設計和流片驗證。
講授課程:微處理器體系結構與設計。
研究方向
1、多核/眾核/陣列處理器的研究
2、SOC架構及設計方法學研究
3、IT經濟學
主要科研項目
1、 組合ASIC設計架構的開發,深港創新圈聯合資助項目;
2、 面向無線通信基帶處理的陣列DSP開發,深圳市重點實驗室提升計畫項目;
3、 陣列DSP互聯節點研究,深圳市科技計畫;
4、 RFID晶片開發、電源管理晶片開發、智慧型手機電視等深港科研機構或企業合作項目;
近年來主要成果
論文:
1、 Wu,Ting, Wang,Xinan, A high sensitivity capacitive fingerprint sensor with double sensing plates, International Conference on Solid-State and Integrated Circuits Technology (ICSICT 2004), Beijing, China, Oct 18-21 2004, p 1571-1574;
2、 Bo Hong, Xin’an Wang, Gaofa Xiao , A Novel OFDM frequency offset estimation The 8th International conference on Advanced Communication Technology(ICACT2006),Phoenix Park, Korea, pp.393-397,Feb.20-22,2006;
3、 Bo Hong, Xin’an Wang, Gaofa Xiao, ML estimation of OFDM carrier frequency offset,Microwave & Millimeter-wave Symposium of China, (2005 CNMWS); p1413-1416;
4、 Bo Hong, Xin’an Wang, ML estimation of non-virtual sub-carries OFDM carrier frequency offset,MCWC 2006,Amman, Jordan, Feb.20-22, 2006;
5、 劉曉瑩,王一,王新安,一種套用於802.11a的高速的Viterbi IP 核的實現,計算機技術與發展,2006年10月第16卷;
6、 Li Yan, Wang Xin’an, A modified VS LMS algorithm, ICACT2007,Feb 12-14 2007,Gangwon-Do, South Korea,p 615-618;
7、 馮曉星,王新安,封 君,張興,在-55~125℃範圍內誤差小於±0.3℃矽基溫度感測器,半導體學報,Vol.28, No.12, Dec.,2007,P1972-1978;
譯著:
1、 蔣安平,馮建華,王新安,超大規模積體電路測試—數字、存儲器和混合信號系統,譯著,電子工業出版社,2005年8月。 (原著:Michael L.Bushnell,Essentials of Electronic Testing-for Digital ,Memory& Mixed-Signal VLSI Circuits, Kluwer Academic Publisher,2000)
2、 蔣安平,王新安,陳自力,數字積體電路分析與設計—深亞微米工藝(第三版),譯著,電子工業出版社,2005年9月。 (原著:David A .Hodges,Analysis and Design of Digital Integrated Circuits: In Deep Submicron Technology Third Edition, Published by McGraw-Hill companies,Inc,2004)
3、 王新安,蔣安平,宋春殫,數字系統測試,譯著,電子工業出版社,2007年6月。 (原著:Niraj Jha, Sandeep Gupta, Testing of Digital Systems, Cambridge University Press, 2003)
專利:
1、 一種實時快速傅立葉變換電路,發明人:胡亞飛、王新安、張國新等,專利號:200510035925.0 (已授權)
2、 正交頻分復用系統中抑制峰平比的電路和方法,發明人:洪波、趙騰飛、王新安等,專利號:200510035943.9 (實審)
3、 一種維特比解碼器及用於維特比解碼器的加比選單元電路,發明人:王一、王新安、陳惠明等,專利號:200510036378.8 (實審)
4、 一種維特比解碼器以及決定其中加比選單元數據位寬的方法,發明人:王一、王新安、陳惠明等,專利號:200510036377.3 (實審,PCT國際專利)
5、 快速鎖定的鑒頻鑒相器,發明人:胡偉波,李崇仁,王新安,專利號:200710076245.2(實審)