圖書簡介
本書較為全面地講述了物聯網的基本知識、基本構件及相關理論,如EPC編碼技術、RFID技術、物聯網感測器技術、無線感測器網路技術、M2M技術等,並深入分析和探討了物聯網基本構件的電子技術基礎。本書圖文並茂,在寫作構思和結構編排上力爭全面、系統、深入,使讀者不僅能夠對物聯網有一個較為清晰的了解和認識,還能夠進一步地深入理解和研究這種新一代信息技術的電子技術構成。
圖書目錄
第1章物聯網概述
1.1物聯網的定義
1.2物聯網的起源
1.3物聯網的三大推動力
1.3.1第一大推動力:政府
1.3.2第二大推動力:企業
1.3.3第三大推動力:教育界與科技界
1.4物聯網的三個層次
1.5物聯網的八層架構
1.6物聯網的四大支撐技術
1.7物聯網的理論基礎
1.7.1物聯網環境下的控制理論
1.7.2物聯網環境下的資訊理論
1.7.3物聯網環境下的網路科學
第2章標籤技術
2.1EPC編碼
2.1.1EPC編碼協定
2.1.2EPC系統結構
2.1.3EPC條形碼標籤
2.1.4EPC、條形碼、RFID標籤的區別
2.2RFID系統
2.2.1應答器原理
2.2.2閱讀器部分
2.2.3RFID天線部分
2.2.4RFID中間件
本章小結
第3章物聯網感測器技術
3.1感測器基礎知識
3.1.1感測器的概念
3.1.2感測器的作用
3.1.3感測器的組成
3.1.4感測器的分類
3.1.5感測器的基本特性
3.2幾種常用感測器介紹
3.2.1溫度感測器
3.2.2濕度感測器
3.2.3超音波感測器
3.2.4氣敏感測器
3.3智慧型感測器
3.3.1智慧型感測器的基本概念
3.3.2智慧型感測器的組成
3.3.3智慧型感測器的功能與特點
3.3.4基於IEEE1451的網路化智慧型感測器
3.3.5智慧型感測器標準體系
3.3.6智慧型感測器的套用
3.3.7智慧型感測器發展趨勢
3.4MEMS技術
3.4.1MEMS概述
3.4.2MEMS特點
3.4.3MEMS套用
3.4.4常用的MEMS感測器
3.5感測器接口技術
3.5.1感測器接口特點
3.5.2常用感測器接口電路
3.5.3感測器與微型計算機接口的一般結構
3.5.4接口電路套用實例
本章小結
第4章無線感測器網路技術
4.1無線感測器網路概述
4.1.1無線感測器網路介紹
4.1.2感測器網路體系結構
4.1.3感測器網路的發展
4.2無線感測器網路的技術體系
4.2.1自組網技術
4.2.2節點定位技術
4.2.3時間同步技術
4.2.4安全技術
4.3無線感測器網路的通信協定
4.3.1無線感測器網路的路由協定
4.3.2無線感測器網路的MAC協定
4.4無線感測器網路的技術標準
4.4.1IEEE802.15.4標準
4.4.2ZigBee協定規範
4.5多感測器網路的信息融合
4.5.1無線感測器網路數據融合
4.5.2無線感測器網路數據融合分類模型
本章小結
第5章M2M技術
5.1概述
5.1.1M2M起源及現狀
5.1.2M2M標準化工作
5.2M2M的體系結構、協定、內容
5.2.1M2M系統架構
5.2.2M2M關鍵技術
5.2.3M2M套用模式
5.2.4WMMP介紹
5.3M2M模組
5.3.1幾種M2M模組介紹
5.3.2華為的M2M模組——MC323
5.4M2M套用
5.4.1醫療保健
5.4.2電力系統
5.4.3智慧型家居
5.5M2M前景和挑戰
5.5.1M2M市場的前景
5.5.2當前M2M套用模式所存在的問題
本章小結
第6章數字邏輯基礎
6.1數字邏輯電路概述
6.1.1數位訊號和數字邏輯電路
6.1.2數字邏輯電路的特點
6.1.3數字邏輯電路的分類
6.2數制與編碼
6.2.1數制
6.2.2編碼
6.3基本邏輯運算、複合邏輯運算及其描述
6.3.1邏輯代數與邏輯變數
6.3.2三種基本邏輯運算及其描述
6.3.3複合邏輯運算及其描述
6.4邏輯代數中的公式和定理
6.4.1基本公式
6.4.2常用公式
6.4.3基本定理
6.5邏輯函式的表示方法及相互轉換
6.5.1邏輯函式的真值表
6.5.2邏輯函式的表達式
6.5.3邏輯函式的邏輯圖
6.5.4邏輯函式的卡諾圖
6.5.5邏輯函式各種表示方法之間的轉換
6.6邏輯函式的化簡
6.6.1邏輯函式的公式化簡法
6.6.2邏輯函式的卡諾圖化簡法
6.6.3具有無關項的邏輯函式化簡
本章小結
第7章組合邏輯電路
7.1組合邏輯電路概述
7.1.1組合邏輯電路的特點
7.1.2組合邏輯電路邏輯功能的描述方法
7.1.3組合邏輯電路的分類
7.2組合邏輯電路的分析方法和設計方法
7.2.1組合邏輯電路的分析方法
7.2.2組合邏輯電路的設計方法
7.3常用組合邏輯電路
7.3.1加法器
7.3.2數值比較器
7.3.3編碼器
7.3.4解碼器
7.3.5數據分配器
7.3.6數據選擇器
7.4用中規模集成組合邏輯器件實現組合邏輯函式
7.4.1用二進制解碼器實現組合邏輯函式
7.4.2用數據選擇器實現組合邏輯函式
7.4.3用加法器實現組合邏輯函式
7.5組合邏輯電路的競爭冒險
7.5.1產生競爭冒險的原因
7.5.2檢查競爭冒險的方法
7.5.3消除競爭冒險的方法
本章小結
第8章觸發器
8.1觸發器概述
8.1.1觸發器的特點
8.1.2觸發器的現態和次態
8.1.3觸發器的分類
8.1.4觸發器的邏輯功能描述方法
8.2基本觸發器
8.2.1與非門構成的基本RS觸發器
8.2.2或非門構成的基本RS觸發器
8.3同步觸發器
8.3.1同步RS觸發器
8.3.2同步D觸發器
8.3.3同步JK觸發器
8.3.4同步T觸發器
8.3.5同步觸發器的動作特點及時序圖
8.4邊沿觸發器
8.4.1邊沿D觸發器
8.4.2邊沿JK觸發器
8.4.3邊沿觸發器的動作特點及時序圖
本章小結
第9章時序邏輯電路
9.1時序邏輯電路概述
9.1.1時序邏輯電路的特點
9.1.2時序邏輯電路邏輯功能的描述方法
9.1.3時序邏輯電路的分類
9.2時序邏輯電路的分析方法
9.2.1時序邏輯電路的分析步驟
9.2.2同步時序邏輯電路分析舉例
9.2.3異步時序邏輯電路分析舉例
9.3常用時序邏輯電路
9.3.1基本暫存器和移位暫存器
9.3.2計數器
9.4時序邏輯電路的設計方法
9.4.1基於觸發器的同步計數器設計
9.4.2基於MSI計數器和邏輯函式修改技術的任意計數器設計
9.4.3基於觸發器的一般同步時序邏輯電路設計
本章小結
第10章脈衝產生與整形電路
10.1脈衝產生與整形電路概述
10.2555定時器
10.2.1555定時器的電路結構
10.2.2555定時器的功能
10.3施密特觸發器
10.3.1施密特觸發器的特點
10.3.2由555定時器構成的施密特觸發器
10.3.3施密特觸發器的套用
10.4單穩態觸發器
10.4.1單穩態觸發器的特點
10.4.2由555定時器構成的單穩態觸發器
10.4.3單穩態觸發器的套用
10.5多諧振盪器
10.5.1多諧振盪器的特點
10.5.2由555定時器構成的多諧振盪器
10.5.3由555定時器構成的多諧振盪器的其他形式
10.6其他形式的脈衝產生與整形電路
10.6.1由門構成的施密特觸發器和集成施密特觸發器
10.6.2由門構成的單穩態觸發器和集成單穩態觸發器
10.6.3由門構成的多諧振盪器
10.6.4石英晶體多諧振盪器
本章小結
第11章數模與模數轉換電路
11.1數模與模數轉換概述
11.2數模轉換器
11.2.1二進制權電阻網路D/A轉換的基本原理
11.2.2R2R倒T形電阻網路D/A轉換的基本原理
11.2.3DAC的主要技術指標
11.2.4集成DAC0832簡介
11.3模數轉換器
11.3.1A/D轉換的基本原理
11.3.2並行比較ADC
11.3.3逐次逼近ADC
11.3.4雙積分ADC
11.3.5ADC的主要技術指標
11.3.6集成ADC0809簡介
本章小結
參考文獻