BL1302A57

MCLKX同步。 MCLKX/R同步。 BCLKX用作接受時鐘。

簡述

BL1302A57 為單片串列編譯編碼器/濾波器,屬多媒體數位訊號編解碼。

描述

BL1302A57/S由編碼器,解碼器,基準電壓源,傳送與接收濾波器,時鐘和控制電路,串列 PCM接口等組成。電路能完成符合 A律的編解碼/濾波功能,與 TP 3057兼容。
電路按功能可分成傳送和接收二大部分:
傳送部分:傳送的音頻信號,首選進入一運,調節其外接電阻,可控制運放增益。其後過一有源 RC前道濾波器,用以抑制甚高頻聲,完成限帶功能。繼而是帶通濾波器,使的通帶在 0.2~3.4kHz範圍之內。然後經過采,保持,模數轉換,並按 A律進行編碼,最成為串列的 PCM碼輸出。
接收部分:由擴展解碼器和一個低通濾波器所組成。擴展解碼器將 A律的 PCM碼恢復成模擬信號。低通濾波器校正解碼輸出的 sinx/x回響,抑制掉 3.4kHz以上的信號,其後為一個單端的功率放大器,它具有低阻抗的驅動能力。
器件工作需要如下時鐘:
傳送和接收的主時鐘:與主時鐘同步的收發位時鐘,其頻率範圍是 64kHz~2048 kHz;以有收和發的幀同步脈衝。

特點

本電路是一個完整的編解碼加濾波器的系
a. 傳送高通和低通濾波器
b. 帶有 sinx/x校正的接收低通濾波哭器
c. 有源 RC噪聲濾波器
d. A律壓擴編解碼器
e. 內部精密參考電壓源
f. 串聯的輸入/輸出接口
16腳雙列直插或 SOP 塑膠封裝
滿足 CCITT規範的相關要求
±5V的工作電壓
低功耗:工作時典型為 50 mW
卸電狀態為 3 mW
能自動進入卸狀態
與 TTL和 CMOS電平兼容的數字接口

功能描述

啟動
當接通電源時,器件被內部上電復位線路初始化並進入 Power-down狀態。全部模擬線路和大部分數字邏輯處於不活動狀態,DX和 VFRO端處於高阻態。要使器件 Power-up,必須在MCLKR/PDN端施加邏輯低電平或時鐘,並在 fsx /或 FSR端施加脈衝。從而有二種 Power-down控制方式。其一是使 MCLKR/PDN處於高電平;另一方法是使 FSX和 FSR端連續地處於低電平,在最後的 FXS或 FSR脈衝後大約 2ms,器件將進入 Power-down狀態。第一個 FSX或 FSR將使器件 Power-up。三態 PCM數據輸出 DX在第二個 FSX脈衝到來前一直保持高阻態。
同步工作
同步工作時,傳送和接受必須施加同一主鍾。在這一方式下,MCLKX端必須加一時鐘,而 MCLKR/PDN端可用作 Power-down控制。MCLKR/PDN端的低電平使器件 Power- up,而高電平使器件 Power-down。任一情況下,MCLKX均被選作傳送和接收電路的主鍾。
BCLKX端必須施加位鍾,而 BLKR/CLKSEL端用於為 1.536MHZ,1.544MHZ或 2.048MHZ選擇合適的內部分頻器。位於 1.544MHZ工作,器件自動補償每幀的第 193個時鐘脈衝。
BCLKR/CLKSEL端為固定電平時,BCLKX將同時作為傳送與接收的位鍾。右表示出工作頻率與 CLKR/CLKSEL狀態的對應關係。BCLKX與 BCLKR可以從 64KHZ至 2.048MHZ,兩者頻率不一定相等,但必須與 MCLKX同步。每一 FSX脈衝啟動一編碼周期,上一編碼周期的PCM碼在 BCLKX的上沿從 DX端移出。八個位鍾周期後,三態 DX輸出回到高阻態。在有 FSR脈衝時,PCM碼在 BCLKX(或 BCLKR,如果它是一個脈衝)的下沿經 DR端鎖存。FSX和 FSR必須與 MCLKX/R同步。
短幀同步工作
器件可以用短幀同步或長幀同步脈衝。剛上電時,器件處於短幀方式。在此方式下幀同步脈衝 FSX和 FSR必須為一個位鍾周期長,定時關係見短幀定時圖。在 FSX為高電平期間有一BCLKX下沿,接著的 BCLKX上沿將啟動 DX輸出緩衝器輸出符號位,隨後的七個上沿輸出剩下的七位,接著的下沿禁止 DX輸出。在 FSR為高電平期間有一 BCLDKR(或 BCLKX,如果BCLKR為恆定電平)下沿,接著的 BCLKR下沿鎖存符號位,隨後的七個下沿鎖存餘下的七位。
長幀同步工作
長幀方式下,幀同步脈衝 FSX和 FSR必須是三位以上位鍾周期長,定時關係見長幀定時圖。器件根據發關幀同步脈衝 FSX來判定使用的是長幀還是短幀脈衝 。對於 64KHZ工作,幀同步脈衝必須至少有 160ns的低電平。DX輸出緩衝器為 FSX的上沿或 BCLKX的上沿(以後到者為準)所啟動並輸出符號位。隨後的七個 BLCLX上沿輸出餘下的七位。DX輸出為 BCLKX的第八個上沿後的下沿或 FSX的下沿(看誰後到)所禁止。接收幀同步脈衝 FSR的上沿將使 DR端的PCM數據在接著的八個 BCLKR(或 BCLKX,如果 BCLKR為恆定電平)下沿鎖存。
半通道工作
除了通常的全通道工作方式,器件還可以在半通道工作方式下。保持 FSR為低電平,器件就進入傳送半通道工作方式;DR端的 PCM數據不於理睬。保持 FSX為低電平,FSR施加脈衝,器件進入接收半通道工作方式。在此方式下,傳送電路的大部分停止工作,DX和TS X輸出保持高阻態。如果 MCLKR為時鐘,則 MCLKR被用作內部主鍾。如果 MCLKR不是時鐘,則MCLKX被用作內部主鍾,但此時須與 FSR同步。如果 BCLKR不是時鐘,則 BLCKX被用作內部主鍾,但此時須與 FSR同步。如果 BCLKR不是時鐘,則 BCLKX用作接受時鐘。在接收半通道方式,FSR的長度用於決定使用長度用於決定使用長幀還是短幀定時方式。
工作方式的轉換
工作方式轉換如右圖所示。不推薦使用全通道與接收半通道之間的轉換與傳送通道向接收半通道的轉換。
傳送部分
傳送部分傳送部分傳送部分傳送部分
輸入級是一個可通過外接電阻來調節增益的運放,該運放的噪聲低,頻頻寬,在語音能帶內增益可超過 20dB。輸入運放驅動一個單位增益的濾波器,它包括 RC有源前道濾波器和其後的一個 8階開關電容帶通濾波器,時鐘頻率是 256kHz。濾波器輸出直接驅動編碼器的採樣和保持電路。A/D服從 A-law壓擴律,片內在一個±2.5V的精密基準電壓源。幀同步脈衝 FSx控制濾波器的輸出採樣和逐次逼近編碼周期的開始。隨後,8位編碼被 放入一個緩衝器中,在下一個幀脈控制下,以串列形式由 DX輸出。整個編碼周期延遲約 290μs, 任何濾波器和比較器的失調電壓,在符號位編碼時被去除。
接收部分
接收部分包括一個服從於 A-law壓擴律的數-模轉換及一個 5階開關電容低通濾波器,時鐘頻率 256kHz。此低通濾波器還校正由於 8 kHz採樣/保持引起的 sinx/x衰減,該濾波器後面是一個二階 RC有源後置濾波器與輸出功率(在接 600?負載時)達到 7.2dBm的功率放大器。接收部分也是單位增益。當接收幀信號出現後,PCM輸入數據在隨後 8個 BCLKX時鐘下降沿作用下由 DR端輸入,在解碼時隙開始時,進行解碼。整個解碼周期延遲約0μs。

封裝

SOP16與DIP16

熱門詞條

聯絡我們