相關詞條
-
浮點加法器
浮點數的基本運算包括加法、減法、乘法和除法。目前浮點加法算法主要有基本算法、Two-Path算法和Triple-data-path算法。在一般的處理器中...
基本概念 浮點加法器基本算法 浮點加法的Two-Path算法 -
浮點乘法器
浮點乘法器是現代微處理器的重要組成部件,由IEEE定義的IEEE 754浮點標準是目前廣泛被採用的一個標準。一般來說,浮點乘法包括符號位異或、指數相加和...
介紹 浮點標準 結構 實現 -
浮點精細度
浮點簡單講就是實數的意思,浮點數在計算機中用以近似表示任意某個實數。具體的說,這個實數由一個整數或定點數(即尾數)乘以某個基數(計算機中通常是2)的整數...
浮點數字 浮點數範圍 IEEE 754:現代計算機中的浮點 -
浮點型
在計算機系統的發展過程中,曾經提出過多種方法表示實數,但是到目前為止使用最廣泛的是浮點表示法。相對於定點數而言,浮點數利用指數使小數點的位置可以根據需要...
簡介 類型 語法定義 -
算術邏輯單元
算術邏輯單元(arithmetic and logic unit) 是能實現多組算術運算和邏輯運算的組合邏輯電路,簡稱ALU。
簡介 發展 特點 邏輯單元 -
數字邏輯第二版
《數字邏輯第二版》是2002年高等教育出版社出版的圖書,作者是鮑家元。
內容簡介 目錄 -
數字邏輯[高等教育出版社]
本書第一版是“教育部面向21世紀教學內容和課程體系改革”的研究成果,被列入教育部面向21世紀課程教材、“九五”國家級重點教材。第二版被列為“十一五”國家...
基本信息 目錄 -
數字邏輯原理與套用
第3章邏輯門電路 多輸出組合邏輯電路的設計 同步時序電路的設計
圖書信息 內容簡介 目錄 -
可程式化邏輯門陣列
系統設計師可以根據需要通過可編輯的連線把FPGA內部的邏輯塊連線起來,就好像一個電路試驗板被放在了一個晶片里。一個出廠後的成品FPGA的邏輯塊和連線可以...
拼音 英文 解釋 概要 與CPLD的比較 -
計算機組成[系統結構的邏輯實現]
計算機組成指的是系統結構的邏輯實現,包括機器機內的數據流和控制流的組成及邏輯設計等。主要分為五個部分:控制器,運算器,存儲器,輸入設備,輸出設備。
概念 硬體組成部分 軟體