著作信息
作 者:夏曉娟 等 著 夏曉娟 等 譯 (瑞士)Christian Piguet 編出 版 社:科學出版社
ISBN:
出版時間:2012-06-01
版 次:1
頁 數:300
裝 幀:平裝
開 本:16開
所屬分類:圖書 > 科技 > 一般工業技術
目錄
第1部分 概述第1章 功率和工藝最小化技術
1.1 介紹
1.2 積體電路功耗
1.3 工藝選擇和基本原理
1.4 通過襯底反偏控制泄漏電流
1.5 系統級性能
1.6 工藝、電壓和溫度變化
1.7 電路和微體系結構的變化影響
1.8 自適應技術與變化耐受性
1.9 動態電壓縮放
1.10 結論
參考文獻
第2章 低功率數位訊號處理器
2.1 介紹
2.2 驅動程度中的套用
2.3 計算密集型功能和DSP方案
2.4 DSP作為SoC的一部分
2.5 結論與未來趨勢
2.6 致謝
參考文獻
第3章 高能效可重構處理器
3.1 引言
3.2 可重構結構的能效
3.3 DART結構
3.4 確認結果
3.5 結論
3.6 感謝
參考文獻
第4章 Macgic,一種可重配置的低功耗數位訊號處理器
4.1 概述
4.2 Macgic DSP架構
4.3 Macgic DSP重配置機制
4.4 性能結果
4.5 總結
參考文獻
第5章 低功耗異步處理器
5.1 概述
5.2 異步電路的低功耗技術
5.3 低功耗設計方法
5.4 異步處理器:簡介
5.5 系統級低功耗技術
5.6 總結
參考文獻
第6章 通訊用低功耗基帶處理器
6.1 概述
6.2 基帶DSP數字處理器(DBBP)
6.3 低功耗無線基帶DSP處理器設計
6.4 案例研究一:可變數據長度和計算精度
6.5 案例研究二:塊交織器的硬體結構
6.6 總結
參考文獻
第7章 降低SRAM的待機功耗
7.1 概述
7.2 降低泄漏
7.3 噪聲裕度和速度要求
7.4 局部切換源-襯底偏置
7.5 結果
7.6 結論
參考文獻
第8章 低功耗高速快取設計
8.1 概述
8.2 高速快取結構
8.3 影響高速快取功耗的因素
8.4 低功耗技術
8.5 總結
8.6 致謝
參考文獻
第9章 低功耗嵌入式系統的存儲器結構
9.1 概述
9.2 存儲器分區
9.3 存儲器傳輸最佳化
9.4 總結
參考文獻
第2部分 低功耗電路
第10章 片上系統設計中功耗和性能的折中
10.1 概述
10.2 硬體強度
10.3 架構複雜度
10.4 能量-效率準則
10.5 其他能量-性能準則
10.6 例子:增加一個執行旁路
10.7 結論
10.8 致謝
參考文獻
第11章 具有功率監控作業系統級的低功耗SoC
11.1 概述
11.2 相關工作
11.3 準備:SoC架構的產生
11.4 特定套用作業系統的自動產生
11.5 實驗
11.6 結論
參考文獻
第12章 SoC的低功耗數據存儲和通信
12.1 概述
12.2 相關工作
12.3 軟體控制存儲器的層級最佳化
12.4 MHLA的案例研究
12.5 軟體控制高速快取缺失最佳化
12.6 結論
參考文獻
第13章 片上網路:SoC互連的高能效設計
13.1 概述
13.2 微網路:架構和協定
13.3 高能效微網路設計
13.4 結論
參考文獻
第14章 套用於無線感測器網路的高集成度超低功耗RF收發機
14.1 概述
14.2 低功耗無線電中的FR MEMS
14.3 Ad Hoc(點對點)無線感測器網路接收機
14.4 Ad Hoc無線感測網路發射機
14.5 低功耗電路設計技術
14.6 系統集成
14.7 結論
14.8 致謝
參考文獻
第15章 移動自組網的高能效按需路由協定
15.1 概述
15.2 MANET路由協定
15.3 低功耗路由協定
15.4 高能效源路由
15.5 壽命預測路由
15.6 源路由算法的定量評價
15.7 結論
參考文獻
第16章 建模計算、感測和驅動表層
16.1 概述
16.2 膠體計算
16.3 應用程式劃分
16.4 通信體系結構和失效管理
16.5 仿真基礎
16.6 總結
16.7 致謝
參考文獻
第3部分 低功耗設計的CAD工具
第17章 低功日耗軟體技術
17.1 概述
17.2 預測平均功率的軟體模型
17.3 預測瞬時功率的指令級模型
17.4 瞬時功率預測的新興套用:安全性
17.5 致謝
參考文獻
第18章 低功耗/能耗編譯器最佳化
18.1 概述
18.2 為什麼是編譯器
18.3 功率-能量-性能
18.4 最佳化列表
18.5 未來有關功率/能量的編譯器研究
18.6 致謝
參考文獻
第19章 利用可重定目標工具流程的低功耗處理器核心設計
19.1 概述
19.2 設計高效率專用處理器的可重定目標工具流
19.3 低功耗處理器架構設計
19.4 一款套用於音頻解碼的超低功耗DSP
19.5 結論
19.6 致謝
參考文獻
第20章 系統設計階段低功耗設計與功能同步驗證自動化的最新進展
20.1 概述
20.2 用於低功耗的先進迴路變換
20.3 在Intel IXP1200上開發任務級和數據級並行
20.4 利用SSDE的先進功能共同驗證
參考文獻