Synopsys

Synopsys

(Nasdaq: SNPS)是為全球積體電路設計提供電子設計自動化(EDA)軟體工具的主導企業。為全球電子市場提供技術先進的IC設計與驗證平台,致力於複雜的晶片上系統(SoCs)的開發。同時,Synopsys公司還提供智慧財產權和設計服務,為客戶簡化設計過程,提高產品上市速度。

基本信息

公司規模

Synopsys公司總部設在美國加利福尼亞州Mountain View,有超過60家分公司分布在北美、歐洲、亞洲。

從1995年進入中國市場以來,Synopsys公司一直致力於加快中國IC設計產業的發展,中國分部的團隊和業務也一直保持著健康良性的成長。在過去的四年里,Synopsys公司在中國市場的銷售額取得了平均70%的增長率。

2002年併購Avant!公司後,Synopsys公司成為提供前後端完整IC設計方案的領先EDA工具供應商。這也是EDA歷史上第一次由一家EDA 公司集成了業界最好的前端和後端設計工具。在中國,Synopsys建立了上海、北京兩個研發中心,整合了200多位研發人員。目前, Synopsys中國的研發人員與美國總部的研發人員一起為全球的IC設計工程師協同開發新的設計工具,並不斷為中國的IC設計業提供深入支持。這是 Synopsys公司在美國以外最大的IC設計工具研發機構。中國也因此成為全球IC設計工具研發中心之一。

通過和中國戰略夥伴的合作,Synopsys跨越了產業鏈的上游工具供應商的定位,積極成為產業鏈的推動者。通過和國家科技部“863” 計畫的合作,Synopsys為7個國家級IC產業化基地提供了規範化的先進IC設計環境;通過和中國科學院及著名大學的合作,支持中國開發基於0.13 微米及以下工藝的IC設計方法的研究和人才培訓;通過和大唐集團的聯合項目“COMIP”,推動中國自主智慧財產權的三代移動通信TD-SCDMA技術的產業化;通過與中芯國際等本地IC Foundry合作開發參考設計流程,方便本地設計公司的投片生產。

同時Synopsys致力於聘用和培訓本地人才,建立了專業化、高素質的市場及銷售隊伍,規範著國內EDA市場的銷售行為,建立了國內最好的技術支持隊伍,建立了中國用戶售後服務支持中心和國內EDA行業中第一個800技術支持熱線。為中國用戶提供了和世界其他用戶同步甚至更好的技術服務支持。

Synopsys矢志與中國的IC產業同命運、共發展。不管過去幾年中國IC設計業狀況的動盪變化,始終沒有動搖過共同發展的決心。 Synopsys公司是過去8年中唯一一直為中國用戶提供穩定直接的技術推廣諮詢、服務和支持的EDA公司。目前在中國有北京、上海和香港及深圳四個代表處,負責市場拓展、銷售、技術支持等共有50多人。並擁有上海,北京兩個研發中心,200多EDA工具研發人員。

Synopsys在中國的主要業務也從推廣EDA工具轉型為以創造價值為導向,基於諮詢提供定製解決方案。

Synopsys中國分部也從一個EDA銷售分支發展為集業務諮詢、技術支持和IC設計工具研發的,紮根於中國IC產業的高技術公司。

主要產品

Astro

Astro是Synopsys為超深亞微米IC設計進行設計最佳化、布局、布線的設計環境。Astro可以滿足5千萬門、時鐘頻率GHz、在0.10及以下工藝線生產的SoC設計的工程和技術需求。Astro高性能的最佳化和布局布線能力主要歸功於Synopsys在其中集成的兩項最新技術:PhySiSys和Milkyway DUO結構。

DFT

DFT Compiler提供獨創的“一遍測試綜合”技術和方案。它和Design Compiler 、Physical Compiler系列產品集成在一起的,包含功能強大的掃描式可測性設計分析、綜合和驗證技術。DFT Compiler可以使設計者在設計流程的前期,很快而且方便的實現高質量的測試分析,確保時序要求和測試覆蓋率要求同時得到滿足。DFT Compiler同時支持RTL級、門級的掃描測試設計規則的檢查,以及給予約束的掃描鏈插入和最佳化,同時進行失效覆蓋的分析。

TetraMAX

TetraMAX ATPG是業界功能最強、最易於使用的自動測試向量生成工具。針對不同的設計,TetraMAX可以在最短的時間內,生成具有最高故障覆蓋率的最小的測試向量集。TetraMAX支持全掃描、或不完全掃描設計,同時提供故障仿真和分析能力。

Vera

Vera驗證系統滿足了驗證的需要,允許高效、智慧型、高層次的功能驗證。Vera驗證系統已被Sun、NEC、Cisco等公司廣泛使用以驗證其實際的產品,從單片ASIC到多片ASIC組成的計算機和網路系統,從定製、半定製電路到高複雜度的微處理器。Vera驗證系統的基本思想是產生靈活的並能自我檢查的測試向量,然後將其結合到test-bench中以儘可能充分測試所設計的電路。Vera驗證系統適用於功能驗證的各個層次,它具有以下特點:與設計環境的緊密集成、啟發式及全隨機測試、數據及協定建模、功能代碼覆蓋率分析。

VCS

VCS是編譯型Verilog模擬器,它完全支持OVI標準的Verilog HDL語言、PLI和SDF。 VCS具有目前行業中最高的模擬性能,其出色的記憶體管理能力足以支持千萬門級的ASIC設計,而其模擬精度也完全滿足深亞微米ASIC Sign-Off的要求。VCS結合了節拍式算法和事件驅動算法,具有高性能、大規模和高精度的特點,適用於從行為級、RTL到Sign-Off等各個階段。VCS已經將CoverMeter中所有的覆蓋率測試功能集成,並提供VeraLite、CycleC等智慧型驗證方法。VCS和Scirocco也支持混合語言仿真。VCS和Scirocco都集成了Virsim圖形用戶界面,它提供了對模擬結果的互動和後處理分析。

Power Compiler

Power Compiler 提供簡便的功耗最佳化能力,能夠自動將設計的功耗最小化,提供綜合前的功耗預估能力,讓設計者可以更好地規劃功耗分布,在短時間內完成低功耗設計。Power Compiler嵌入Design Compiler/Physical Compiler之上,是業界唯一的可以同時最佳化時序、功耗和面積的綜合工具。

相關詞條

相關搜尋

熱門詞條

聯絡我們