4位和8位
Intel 4004
第一個單晶片 µP
推出於 1971年 11月15日
頻率速度 740 kHz
0.06 MIPS
匯流排寬度 4 位 (由於針腳數量限制,混合地址和數據)
PMOS
電晶體數量 2,300 個,使用 10 μm 製程
可定址記憶體 640 位元組
程式記憶體 4K 位元組
世界第一個微處理器
使用在 busicom 計算器
小記事: 原來的目標是想要與 IBM 1620 頻率速度相當;但是並沒有相當符合。
4040
推出於 1974年 第四季
頻率速度 500 kHz 到 740 kHz 使用 4 到 5.185 MHz 石英震盪器
0.06 MIPS
匯流排寬度 4 位 (由於針腳數量限制,混合地址和數據)
PMOS
電晶體數量 3,000 個,使用 10 μm 製程
可定址記憶體 640 位元組
程式記憶體 8K 位元組
中斷例程
4004 的增強版本
8008
推出於 1972年 4月1日
頻率速度 500 kHz (8008-1: 800 kHz)
0.05 MIPS
匯流排寬度 8 位 (由於針腳數量限制,地址和數據混合使用針腳)
PMOS
電晶體數量 3,500 個,使用 10 μm 製程
可定址記憶體 16 KB
一般用在終端機、通用計算器、裝瓶機器上
在 4004 之後發展
原本想要在 datapoint 2200 終端機上使用
8080
推出於 1974年 4月1日
頻率速度 2MHz
0.64 MIPS
匯流排寬度 8 位 數據,16 位 地址
NMOS
電晶體數量 6,000 個,使用 6 μm 製程
可定址記憶體 64 KB
10 倍於 8008 的效能
使用於 Altair 8800、交通燈號控制、巡弋飛彈
需要六個支持晶片,相較於 8008 需要 20 個
8085
推出於 1976年 3月
頻率速度 5MHz
0.37 MIPS
匯流排寬度 8 位 數據,16 位 地址
電晶體數量 6,500 個,使用 3 μm 製程
使用於 Toledo scale
CMOS 80C85 in Radio Shack Model 100 portable.
高度的整合,第一次以單一個 5 伏特電源供應運作,先前需要 12 伏特。
x86 的起源
8086
推出於,1978年 6月8日
頻率速度:
5MHz 有 0.33 MIPS
8MHz 有 0.66MIPS
10MHz 有 0.75 MIPS
匯流排寬度 16 位 數據,20 位 地址
電晶體數量 29,000 個,使用 3 μm 製程
可定址記憶體 1 MB
10 倍於 8080 的效能
使用在可攜式計算機
與 8080 的彙編語言相容
使用區段快取器來一次存取超過 64K 的數據,這些年來程式設計師現有的詛咒來臨。
8088
推出於 6月1,1979年
頻率速度s:
5MHz 有 0.33 MIPS
8MHz 有 0.75 MIPS
內部的 架構 16 位
外部的匯流排寬度 8 位 數據,20 位 地址
電晶體數量 29,000 個,使用 3 μm 製程
可定址記憶體 1 MB
與 8086 完全一樣,除了它是 8 位 外部的匯流排
使用在 IBM PC 和 PC 的兼容產品
iAPX 432 (依年代的順序)
推出於1981年 1月1日
多晶片 CPU; Intel 的第一個 32 位 微處理器
參見 主要項目
80186
推出於 1982年
主要地使用在嵌入式套用 - 控制器,銷售點系統,終端機以及類似產品
除了處理器外,包含定時器,一個 DMA 控制器,一個晶片上的中斷控制器。
後來改名為 iAPX 186
80188
較新的版本之 80186 ,擁有 8 位 外部的數據 匯流排
後來改名為 iAPX 188
80286
推出於 2月1,1982年
頻率速度s:
6MHz 是 0.9 MIPS
8MHz,10MHz 是 1.5 MIPS
12.5MHz 是 2.66 MIPS
匯流排寬度 16 位
包含支持 多任務 作業系 統針對 各行程 地址記憶空間 的 記憶體保護 硬體。
電晶體數量 134,000 個,使用 1.5 μm 製程
可定址記憶體 16 MB
增加保護模式特色到 8086,擁有一樣的指令集
3-6 倍於 8086 效能
廣泛地使用在當時 PC 複製產品中
可以在 45 秒掃描 大英百科全書
非x86微處理器
iAPX 432
推出於 1981年1月1日 為 Intel 第一個 32 位 微處理器
Object/capability 架構
Microcoded 作業系統 primitives
1 TB 虛擬可定址空間
硬體支持容錯
兩個晶片的一般數據處理器,包含 43201 和 43202
43203 界面處理器 (IP) 與 I/O 子系統互動
43204 匯流排接口單元 (BIU) 簡化了建造多重處理器系統
43205 記憶體控制單元 (MCU)
架構和執行單元內部的數據線路是 32 位
頻率速度:
5 MHz
7 MHz
8 MHz
80186,80188,80286,80386(DX) (依年代的順序)
推出於 1981年–1988年
參考 main entries
i960或80960
推出於 1988年 4月5日
類似 RISC 的 32 位 架構
主要地使用在嵌入式系統
Evolved from the capability 處理器 developed for the BiiN joint venture with Siemens
很多的變形,由末兩位字母可以辨識
80386SX (依年代的順序)
推出於 1988年 6月16日
參考 主要項目
80376 (依年代的順序)
推出於 1989年 1月16
參考 主要項目
i860或80860
推出於 1989年 2月27
Intel 的第一個 超純量處理器
RISC 32/64 位 架構,管線的特性對於程式設計師而言非常顯而易見
使用於 Intel Paragon 巨型平行超級計算機
XScale
推出於 2000年 8月23日
32 位 RISC 微處理器, ARM 架構 為基礎
有很多衍生,像是 PXA2xx 套用處理器,IOP3xx 輸出輸入處理器和 ⅨP2xxx 及 ⅨP4xxx 網路處理器。
The80386範圍
80386DX
推出於 1985年 10月17日
頻率速度:
16MHz 是 5 到 6 MIPS
2/16/1987 20MHz 是 6 到 7 MIPS
4/4/1988 25MHz 是 8.5 MIPS
4/10/1989 33MHz 是 11.4 MIPS (在 Compaq/i 16K L2 是 9.4 SPECint92)
匯流排寬度 32 位
電晶體數量 275,000 個,使用 1 μm 製程
可定址記憶體 4 GB
虛擬記憶體 64 TB
第一個可以處理 32 位數據的 x86 晶片
重整並擴充記憶體保護支持,包含分頁的虛擬記憶體和虛擬86模式,是由 Windows 95 和 OS/2 Warp 所需要的特色。
使用在桌上型計算機
可以定址足夠的記憶體來管理地球上每個人八頁的歷史。
可以以 12.5 秒掃描整個大英百科全書
80386SX
推出於 1988年 6月16日
頻率速度:
16MHz 是 2.5 MIPS
1/25/1989 20MHz 是 2.5 MIPS,25MHz 是 2.7 MIPS
10/26/1992 33MHz 是 2.9 MIPS
內部的架構是 32 位
外部的匯流排寬度是 16 位
電晶體數量是 275,000 個,使用 1 μm 製程
可定址記憶體 16 MB
虛擬記憶體 256 GB
16 位地址匯流排可以達到低成本的 32 位運算
內建多任務支持
使用在入門等級桌上型計算機和可攜式計算機
80376
推出於 1989年 1月16日; 於 2001年 6月15日 終止
針對嵌入式系統的 386 衍生變形
無 "真實模式,直接地開機就處於 "保護模式"
從 1994年 後由更成功的80386EX 取代
80386SL
推出於 1990年 10月15日
頻率速度:
20MHz 是 4.21 MIPS
9/30/1991 25MHz 是 5.3 MIPS
內部的架構是 32 位
外部的匯流排寬度是 16 位
電晶體數量 855,000 個,使用 1 μm 製程
可定址記憶體 4 GB
虛擬記憶體 64 TB
由於晶片的低功率消耗,是第一個特別為可攜式計算機生產。
高度整合,包含快取,匯流排,和記憶體控制器
Intel386 EX
推出於 1994年 8月
針對 嵌入式系統 的 80386SX 衍生變形
靜態核心,例如,能以想要的慢速(因此對於功率非常有效率)執行,甚至降低到完全停止。
晶片內的周邊:
時鐘和電源管理
定時器和計數器
watchdog timer
序列輸出輸入單元 (同步跟異步) 以及並列的輸出輸入
DMA (直接記憶體存取)
RAM 刷新
JTAG 測試邏輯
比 80376 更極大地成功
使用在數個軌道衛星和微衛星上
使用在 NASA 的 FlightLinux 項目中
80486 範圍
80486DX
推出於 1989年 4月10日
頻率速度:
25MHz 是 20 MIPS (16.8 SPECint92,7.40 SPECfp92)
5/7/1990 33MHz 是 27 MIPS (22.4 SPECint92 於 Micronics M4P 128k L2)
6/24/1991 50MHz 是 41 MIPS (33.4 SPECint92,14.5 SPECfp92 於 Compaq/50L 256K L2)
匯流排寬度是 32 位
電晶體數量 1.2 百萬個,使用 1 μm 製程; 50MHz 是 0.8 μm 製程
可定址記憶體 4 GB
虛擬記憶體 64 TB
晶片內建一級快取(level 1 cache)
50 倍於 8088 的效能
使用在桌上型計算機跟伺服器
80386SL (依年代的順序)
推出於 1990年 10月15日
參考 主要項目
80486SX
推出於 1991年 4月22日
頻率速度s:
9/16/1991 16MHz 是 13 MIPS,20MHz 是 16.5 MIPS
9/16/1991 25MHz 是 20 MIPS (12 SPECint92)
9/21/1992 33MHz 是 27 MIPS (15.86 SPECint92)
匯流排寬度是 32 位
電晶體數量 1.185 百萬個,使用 1 μm 製程,以及 900,000 個,使用 0.8 μm 製程
可定址記憶體 4 GB
虛擬記憶體 64 TB
跟 486DX 完全一樣的設計,但沒有數學輔助處理器。
使用在低價的入門級 486 桌上型計算機
可以使用 Intel OverDrive 處理器升級
80486DX2
推出於 1992年 3月3日
頻率速度:
50MHz 是 41 MIPS (29.9 SPECint92,14.2 SPECfp92 on Micronics M4P 256K L2)
8/10/1992 66 MHz 是 54 MIPS (39.6 SPECint92,18.8 SPECfp92 on Micronics M4P 256K L2)
匯流排寬度是 32 位
電晶體數量 1.2 百萬個,使用 0.8 μm 製程
可定址記憶體 4 GB
虛擬記憶體 64 TB
使用在高效能,低價的桌上型計算機
使用 "speed doubler" 技術,使得微處理器核心能以匯流排的兩倍速度運行
80486SL
推出於 1992年 11月9日
頻率速度:
20MHz 是 15.4 MIPS
25MHz 是 19 MIPS
33MHz 是 25 MIPS
匯流排寬度是 32 位
電晶體數量 1.4 百萬個,使用 0.8 μm 製程
可定址記憶體 4 GB
虛擬記憶體 64 TB
使用在筆記型計算機
80486DX4
推出於 1994年 3月7日
頻率速度:
75MHz 是 53 MIPS (41.3 SPECint92,20.1 SPECfp92 on Micronics M4P 256K L2)
100MHz 是 70.7 MIPS (54.59 SPECint92,26.91 SPECfp92 on Micronics M4P 256K L2)
電晶體數量 1.6 百萬個,使用 0.6 μm 製程
匯流排寬度是 32 位
可定址記憶體 4 GB
虛擬記憶體 64 TB
PGA 封裝 168 個針腳,SQFP 封裝 208 個針腳
核心大小是 345 平方公厘
使用在高效能入門級的桌上型和價值型筆記型計算機
Pentium ("I")
"Classic"
Pentium ("Classic")
推出於 1993年 3月22
P5 0.8 μm 製程技術
匯流排寬度 64 位
系統匯流排速度 50 或 60 或 66 MHz
地址匯流排 32 位
電晶體數量 3.1 百萬個
可定址記憶體 4 giga位元組
虛擬記憶體 64 tera位元組
Socket 4 273 pin PGA處理器 封裝
封裝 dimensions 2.16" x 2.16"
超純量 架構提供五倍於 33MHz 486DX處理器 的效能
以 5 伏特電壓運行
使用於 桌上型 計算機
16KB 的一級快取
衍生
60 MHz 是 100 MIPS (70.4 SPECint92,55.1 SPECfp92 on Xpress 256K L2)
66 MHz 是 112 MIPS (77.9 SPECint92,63.6 SPECfp92 on Xpress 256K L2)
P54C 0.6 μm 製程技術
Socket 7 296/321 針腳 PGA 封裝
電晶體數量 3.2 百萬個
75 MHz 推出於 1994年 10月10日
90 MHz 推出於 1994年 3月7日
100 MHz 推出於 1994年 3月7日
120 MHz 推出於 1995年 3月27日
P54C 0.35 ²m 製程技術
電晶體數量 3.3 百萬個
90mm的核心大小
120 MHz 推出於 1995年3月
133 MHz 推出於 1995年6月
150 MHz 推出於 1996年 1月4
166 MHz 推出於 1996年 1月4
200 MHz 推出於 1996年 6月10
Pentium MMX
推出於 1997年 1月8
P55C 0.35 μm 製程技術
Intel MMX 指令集
Socket 7 296/321 針腳 PGA (pin grid array) 封裝
32KB 一級快取
電晶體數量 4.5 百萬個
系統匯流排速度 66 MHz
衍生
166 MHz 推出於 1月8日,1997年
200 MHz 推出於 1月8日,1997年
233 MHz 推出於 6月2日,1997年
166 MHz (Mobile) 推出於 1月12日,1998年
200 MHz (Mobile) 推出於 9月8日,1997年
233 MHz (Mobile) 推出於 9月8日,1997年
266 MHz (Mobile) 推出於 1月12日,1998年
300 MHz (Mobile) 推出於 1月7日,1999年
32 位處理器: Pentium ProⅡ,Celeron,Ⅲ,M
Pentium Pro
推出於 1995年 11月1日
0.6 μm 製程技術
Pentium Ⅱ and Ⅲ 的祖先
Socket 8處理器 封裝 (387 針腳) (雙 SPGA)
電晶體數量 22 百萬個
16KB 一級快取
256KB 整合的 二級快取
60 MHz 系統匯流排速度
衍生
150 MHz 推出於 1995年 11月1日
0.35 μm 製程技術,或 0.35 μm CPU 伴隨 0.6 μm 二級快取
推出於 1995年 11月1日
電晶體數量 36.5 百萬個 或 22 百萬個
512KB 或 256KB 整合的 二級快取
60 或 66 MHz 系統匯流排速度
衍生
166 MHz (66 MHz 匯流排速度,512KB 0.35 μm 快取) 推出於 1995年 11月1日
180 MHz (60 MHz 匯流排速度,256KB 0.6 μm 快取) 推出於 1995年 11月1日
200 MHz (66 MHz 匯流排速度,256KB 0.6 μm 快取) 推出於 1995年 11月1日
200 MHz (66 MHz 匯流排速度,512KB 0.35 μm 快取) 推出於 1995年 11月1日
200 MHz (66 MHz 匯流排速度,1MB 0.35 μm 快取) 推出於 1997年 8月18日
Pentium Ⅱ
推出於 1997年 5月7日
Klamath 0.35 μm 製程技術 (233,266,300MHz)
擁有 MMX 和改進 16 位效能的 Pentium Pro
242 針腳的 Slot 1 (SEC) 處理器封裝
電晶體數量 7.5 百萬個
66MHz 系統匯流排速度
32KB 一級快取
512KB 1/2速度 外部的二級快取
衍生
233 MHz 推出於 5月7日,1997年
266 MHz 推出於 5月7日,1997年
300 MHz 推出於 5月7日,1997年
Deschutes 0.25 μm 製程技術 (333,250,400,450MHz)
推出於 1月26日,1998年
66MHz 系統匯流排速度 (衍生的 333MHz),其它的是 100MHz 系統匯流排速度
衍生
333 MHz 推出於 1月26日,1998年
350 MHz 推出於 4月15日,1998年
400 MHz 推出於 4月15日,1998年
450 MHz 推出於 8月24日,1998年
233 MHz (Mobile) 推出於 4月2日,1998年
266 MHz (Mobile) 推出於 4月2日,1998年
300 MHz (Mobile) 推出於 9月9日,1998年
333 MHz (Mobile)
Celeron
(Pentium Ⅱ 為基礎)
推出於 1998年 4月15日
Covington - 0.25 μm 製程技術
242 針腳 Slot 1 SEPP (Single Edge 製程or 封裝),Socket 370 PPGA 封裝
電晶體數量 7.5 百萬個
66MHz 系統匯流排速度
32KB 一級快取
No 二級快取
衍生
266 MHz 推出於 4月15日,1998年
300 MHz 推出於 6月9日,1998年
Mendocino - 0.25 μm 製程技術
推出於 8月24日,1998年
242 針腳 Slot 1 SEPP (Single Edge 製程or 封裝),Socket 370 PPGA 封裝
電晶體數量 19 百萬個
66MHz 系統匯流排速度
32KB 一級快取
128KB 整合的快取
衍生
300A MHz 推出於 8月24日,1998年
333 MHz 推出於 8月24日,1998年
366 MHz 推出於 1月4日,1999年
400 MHz 推出於 1月4日,1999年
433 MHz 推出於 3月22日,1999年
466 MHz
500 MHz 推出於 8月2日,1999年
533 MHz 推出於 1月4日,2000年
266 MHz (Mobile)
300 MHz (Mobile)
333 MHz (Mobile) 推出於 4月5日,1999年
366 MHz (Mobile)
400 MHz (Mobile)
433 MHz (Mobile)
450 MHz (Mobile) 推出於 2月14日,2000年
466 MHz (Mobile)
500 MHz (Mobile) 推出於 2月14日,2000年
Pentium Ⅲ
推出於 2月26,1999年
Katmai - 0.25 μm 製程技術
改進的 PⅡ,i.e. P6 基礎的核心,現在包含 SSE
電晶體數量 9.5 百萬個
512KB 1/2速度 L2 外部的快取
242 針腳 Slot-1 SECC2 (Single Edge Contact cartridge 2)處理器封裝
系統匯流排速度 100 MHz
衍生
450 MHz 推出於 2月26日,1999年
500 MHz 推出於 2月26日,1999年
550 MHz 推出於 5月17日,1999年
600 MHz 推出於 8月2日,1999年
533 MHz 推出於 (133MHz 匯流排速度) 9月27日,1999年
600 MHz 推出於 (133MHz 匯流排速度) 9月27日,1999年
Coppermine - 0.18 μm 製程技術
推出於 10月25日,1999年
電晶體數量 28.1 百萬個
256KB 高級傳輸 二級快取 (整合的)
242 針腳 Slot-1 SECC2 (Single Edge Contact cartridge 2)處理器封裝,370 針腳 FC-PGA (Flip-chip pin grid array) 封裝
系統匯流排速度 100 MHz,133 MHz (擁有 133 MHz 匯流排以 'B' 作為名字後結尾)
衍生
500 MHz (100MHz 匯流排速度)
533 MHz
550 MHz (100MHz 匯流排速度)
600 MHz
600 MHz (100MHz 匯流排速度)
650 MHz (100MHz 匯流排速度) 推出於 10月25,1999年
667 MHz 推出於 10月25,1999年
700 MHz (100MHz 匯流排速度) 推出於 10月25,1999年
733 MHz 推出於 10月25,1999年
750 MHz (100MHz 匯流排速度) 推出於 December 20,1999年
800 MHz (100MHz 匯流排速度) 推出於 December 20,1999年
800 MHz 推出於 December 20,1999年
850 MHz (100MHz 匯流排速度) 推出於 3月20,2000年
866 MHz 推出於 3月20,2000年
933 MHz 推出於 5月24,2000年
1000 MHz 推出於 3月8,2000年 (Not widely available at time of release)
400 MHz (Mobile) 推出於 10月25,1999年
450 MHz (Mobile) 推出於 10月25,1999年
500 MHz (Mobile) 推出於 10月25,1999年
600 MHz (Mobile) 推出於 1月18,2000年
650 MHz (Mobile) 推出於 1月18,2000年
700 MHz (Mobile) 推出於 4月24,2000年
750 MHz (Mobile) 推出於 6月19,2000年
800 MHz (Mobile) 推出於 9月25,2000年
850 MHz (Mobile) 推出於 9月25,2000年
900 MHz (Mobile) 推出於 3月19,2001年
1000 MHz (Mobile) 推出於 3月19,2001年
Tualatin - 0.13 μm 製程技術
推出於 2001年7月日
電晶體數量 28.1 百萬個
32KB 一級快取
256KB 或 512KB 高級傳輸 二級快取 (整合的)
370 針腳 FC-PGA (Flip-chip pin grid array) 封裝
133 MHz 系統匯流排速度
衍生
1133 MHz (512KB L2)
1200 MHz
1266 MHz (512KB L2)
1333 MHz
1400 MHz (512KB L2)
PⅡ Xeon
衍生
400 MHz 推出於 6月29,1998年
450 MHz (512 KB 二級快取) 推出於 10月6,1998年
450 MHz (1 MB and 2 MB 二級快取) 推出於 1月5,1999年
PⅢ Xeon
推出於 10月25,1999年
電晶體數量: 9.5 百萬個 at 0.25 μm 或 28 百萬個 at 0.18 μm)
二級快取 is 256KB,1MB,或 2MB 高級傳輸快取 (整合的)
處理器封裝形式是 Single Edge Contact Cartridge (S.E.C.C.2) 或 SC330
系統匯流排速度 133 MHz (256KB 二級快取) 或 100 MHz (1-2MB 二級快取)
系統匯流排寬度 64 bit
可定址記憶體 64 giga位元組
使用於 two-way 伺服器和工作站 (256KB L2) 或 4- 和 8-way 伺服器 (1-2MB L2)
衍生
500 MHz (0.25 μm 製程) 推出於 3月17,1999年
550 MHz (0.25 μm 製程) 推出於 8月23,1999年
600 MHz (0.18 μm 製程,256KB 二級快取) 推出於 10月25,1999年
667 MHz (0.18 μm 製程,256KB 二級快取) 推出於 10月25,1999年
733 MHz (0.18 μm 製程,256KB 二級快取) 推出於 10月25,1999年
800 MHz (0.18 μm 製程,256KB 二級快取) 推出於 1月12,2000年
866 MHz (0.18 μm 製程,256KB 二級快取) 推出於 4月10,2000年
933 MHz (0.18 μm 製程,256KB 二級快取)
1000 MHz (0.18 μm 製程,256KB 二級快取) 推出於 8月22,2000年
700 MHz (0.18 μm 製程,1-2MB 二級快取) 推出於 5月22,2000年
Celeron (Pentium Ⅲ Coppermine 為基礎)
推出於 3月,2000年
Coppermine-128 - 0.18 μm 製程技術
SSE
Socket 370 PPGA處理器 封裝
電晶體數量 28.1 百萬個
66MHz 系統匯流排速度,100MHz 系統匯流排速度 推出於 1月3,2001年
32KB 一級快取
128KB 二級先進傳輸快取
衍生
533 MHz
566 MHz
633 MHz 推出於 6月26,2000年
667 MHz 推出於 6月26,2000年
700 MHz 推出於 6月26,2000年
733 MHz 推出於 11月13,2000年
766 MHz 推出於 11月13,2000年
800 MHz
850 MHz 推出於 4月9,2001年
900 MHz 推出於 7月2,2001年
950 MHz 推出於 8月31,2001年
1000 MHz 推出於 8月31,2001年
1100 MHz 推出於 8月31,2001年
1200 MHz 推出於 10月2,2001年
1300 MHz 推出於 1月3,2002年
550 MHz (Mobile)
600 MHz (Mobile) 推出於 6月19,2000年
650 MHz (Mobile) 推出於 6月19,2000年
700 MHz (Mobile) 推出於 9月25,2000年
750 MHz (Mobile) 推出於 3月19,2001年
800 MHz (Mobile)
850 MHz (Mobile) 推出於 7月2,2001年
600 MHz (低電壓 Mobile)
500 MHz (超低電壓 Mobile) 推出於 1月30,2001年
600 MHz (超低電壓 Mobile)
Pentium 4
(not 4EE,4E,4F),Itanium,P4 為基礎 Xeon,Itanium 2 (chronological entries)
推出於 2000年4月 – 2002年7月
參考 main entries
Celeron (Pentium Ⅲ Tualatin 為基礎)
Tualatin Celeron - 0.13 μm 製程技術
32KB 一級快取
256KB 二級先進傳輸快取
100 MHz 系統匯流排速度
衍生
1.0 GHz
1.1 GHz
1.2 GHz
1.3 GHz
1.4 GHz
Pentium M
推出於 3月2003年
Banias 0.13 μm 製程技術
64KB 一級快取
1MB 二級快取 (整合的)
以 Pentium Ⅲ 核心為基礎,擁有 SIMD SSE2 指令和更深的管線設計
電晶體數量 77 百萬個
Micro-FCPGA,Micro-FCBGA 處理器 封裝
Intel 移動式 Centrino 系統的心臟
400 MHz Netburst 形式系統匯流排.
衍生
900MHz (超低電壓)
1.0 GHz (超低電壓)
1.1 GHz (低電壓)
1.2 GHz (低電壓)
1.3 GHz
1.4 GHz
1.5 GHz
1.6 GHz
1.7 GHz
Dothan 0.09 μm (90nm) 製程技術
推出於 2004年5月
2MB 二級快取
重新改進的數據預取單元
衍生
1.0 GHz (超低電壓)
1.1 GHz (超低電壓)
1.3 GHz (低電壓)
1.4 GHz (低電壓)
1.5 GHz
1.6 GHz
1.7 GHz
1.8 GHz
1.9 GHz
2.0 GHz
2.1 GHz
2.2 GHz (於 2005 年第三季推出)
Intel Core
2006年1月推出
Yonah 0.065 μm (65nm) 製程技術
雙核心,搭載2MB共享的二級快取
衍生
x20,x30,x40,x50,x38,x48為已知的組態編號
Celeron M
Banias-512 0.13 μm 製程技術
推出於 2003年3月日
64KB 一級快取
512KB 二級快取 (整合的)
沒有 SpeedStep 技術,不是 'Centrino' 的一部份
Pentium 4 範圍
Pentium 4
0.18 μm 製程技術 (1.40 和 1.50 GHz)
推出於 11月20,2000年
二級快取是 256KB 高等傳輸快取 (整合的)
處理器 封裝 是 PGA423,PGA478
系統匯流排速度 400 MHz
SSE2 SIMD 擴充
電晶體數量 42 百萬個
使用於 桌上型 和 入門等級 工作站
0.18 μm 製程技術 (1.7 GHz)
推出於 4月23,2001年
參考 1.4 和 1.5 晶片的詳細數據。
0.18 μm 製程技術 (1.6 和 1.8 GHz)
推出於 2001年 7月2日
參考 1.4 和 1.5 晶片的詳細數據。
最大效能模式的核心電壓是 1.15 伏特;電池最佳模式是 1.05 伏特
在電池最佳化模式下,功率消耗 < 1 watt
使用於 整合型可攜式 PC 而不是輕薄型
0.18 μm 製程技術 "Willamette" (1.9 和 2.0 GHz)
推出於 2001年 8月27日
參考 1.4 和 1.5 晶片的詳細數據。
Pentium 4 (2 GHz,2.20 GHz)
推出於 2002年 1月7日
Pentium 4 (2.4 GHz)
推出於 2002年 4月2日
0.13 μm 製程技術 "Northwood A"(1.6,1.8,1.9,2,2.2,2.4,2.5,2.6 GHz)
改進的跳躍預測機制和其它微指令的調整
512KB 整合的 二級快取
電晶體數量 55 百萬個
400 MHz 系統匯流排.
0.13 μm 製程技術 "Northwood B" (2.26,2.4,2.53,2.66,2.8,3.06 GHz)
533 MHz 系統匯流排. (3.06 包含 Intel 的 超執行緒 技術).
0.13 μm 製程技術 "Northwood C" (2.4,2.6,2.8,3.0,3.2,3.4 GHz)
800MHz 系統匯流排 (所有的版本包含超執行緒)
6500 到 10000 MIPS
Itanium (依年代的順序)
推出於 2001年
參考 主要項目
Xeon
官方的標誌為 Xeon,而不是 "Pentium 4 Xeon"
Xeon 1.4,1.5,1.7 GHz
推出於 5月21,2001年 5月21日
二級快取 是 256KB 的 高等傳輸快取 (整數)
處理器封裝形式是 Organic Lan Grid Array 603 (OLGA 603)
系統匯流排速度 400MHz
SSE2 SIMD 擴充
使用於高效能和中階雙處理器的工作站
Xeon 2.0 GHz
推出於 2001年 9月25日
Itanium 2 (依年代的順序)
推出於 7月2002
參考 主要項目
Pentium 4EE
推出於 2003年9月日
EE = "Extreme Edition"
與 Pentium 4 處理器相同,但擁有 2MB 的 onboard L3 快取
Pentium 4E
推出於 2004年2月日
built on 0.09 μm (90 nm) 製程技術 "Prescott" (2.4A,2.8,2.8A,3.0,3.2,3.4,3.6,3.8) 1MB 二級快取
533MHz 系統匯流排 (只在 2.4A 和 2.8A)
800MHz 系統匯流排 (其它型號)
超執行緒的支持只在 800MHz 系統匯流排上的 CPU
處理器的整數指令管線從 20 段增加到 31 段,因此理論上可以達到更高的頻率速度。
7500 到 11000 MIPS
LGA-775 版本是 5xx 系列(32位),5x1 系列(搭配EM64T)
6xx 系列有 2MB 的二級快取和 EM64T
Pentium 4F
推出於 2004年 春天
與 4E 相同核心,"Prescott"
3.2–3.6 GHz
這個處理器以 D0 stepping 開始,EM64T 64 位擴充也已併入。
Pentium D
於2005年第二季推出
"Smithfield" 雙核心 版本
2.8–3.2 GHz
1MB+1MB 二級快取 (不共享,總共 2MB)
800MHz 系統匯流排
無超執行緒,比類似頻率的 Prescott 增加了 60% 效能
由於使用了外部的匯流排(FSB) 來連線兩個核心,800MHz 的 FSB 不足以提供足夠的頻寬來做核心間的快取同步,造成性能瓶頸
(cache-coherency between cores requires communication over the 800MHz FSB)
Pentium D 是 Intel 為了抗擊 AMD 的 Athlon 64X2 而臨時做出的產品,從開發到發布只用了 18 個月的時間,自身不是很完善,但是卻幫助 Intel 維護了高端的市場。
32/64 位
Intel Core2 Duo
(桌面版)
Template:未來產品->已推出
Conroe核心
雙核心
2006年7月發布
65納米製程
增加SSE4指令
800MHz/1066MHz前置匯流排
EM64T
Virtualization Technology,支持多作業系統
LaGrande Technology,enhanced security hardware extensions
Execute Disable Bit
EIST (Enhanced Intel Speedstep Technology)
iAMT2 (Intel Active Management Technology),遠程管理計算機
Intel Core 2 Extreme
Conroe XE核心
2006年7月發布
1333MHz前置匯流排
除了前置匯流排外,其它跟Conroe核心一樣
Intel Core 2 Duo
(流動版)
Merom核心
2006年8月發布
667MHz前置匯流排
除了前置匯流排外,其它跟Conroe核心一樣
Itanium系列
Itanium
Released 5月29,2001年
733 MHz and 800 MHz
Itanium 2
Released 7月2002日
900 MHz and 1 GHz
EM64T
Intel® Extended Memory 64 Technology
於 2004年 春天推出,同 4F (D0 和之後的 P4 steppings)
64 位 架構的 x86 擴充; 幾乎是 AMD64 的複製