內容介紹
本書為“EDA工程系列叢書”之五。本書內容由5個部分組成:第1部分(第1-2章)講述了VHDL語言和CPLD設計工具的使用方法;第2部分(第3-4章)講述了PCB設計工具的使用和PCB設計方法;第3部分(第5章)講述了積體電路版圖設計實踐;第4部分(第6章)為IBIS仿真模型,介紹了一些仿真方法;第5部分(第7-10章)講述了專業的積體電路版圖設計工具APOLLOII的使用、在APOLLOII環境下的積體電路版圖設計方法、積體電路版圖的設計規則檢查和訪真、在一個非專業設計工具的環境中積體電路版圖的設計示例。
本書可以作為高校微電子、電子、通信等專業高年級本科生和研究生的教學參考讀物,也可以作為工程技術人員工具書。
作品目錄
第1部分 VHDL和CPLD設計實踐第1章 CPLD/FPGA設計工具使用
第2章 IC前端設計實踐
第2部分 PCB設計實踐
第3章 PCB設計工具的使用
第4章 PCB設計實踐
第3部分 ASIC設計實踐
第5章 ASIC設計工具使用
第4部分 仿真實踐
第6章 IBIS模型結構、創建與套用
第5部分 積體電路版圖設計
第7章 Apolloll設計工具
第8章 版圖設計
第9章 版圖仿真、設計規則檢查和修改
第10章 版圖設計實踐
英漢名詞縮略語對照表
參考文獻
鳴謝