系統晶片(S0C)設計原理

系統晶片(S0C)設計原理

本書內容包括積體電路工藝及版圖基礎、MOS數字電路、硬體描述語言VHDL、基本數字邏輯單元的設計、系統集成晶片(SOC)的層次結構設計、可程式邏輯器件、專用積體電路設計及可測試結構設計,書後附錄是VHDL標準包集合檔案的內容。

基本信息

內容提要

系統晶片(S0C)設計原理

本書為普通高等教育“十一五”國家級規劃教材。

系統集成晶片(systemonchip,簡稱SOC)是微電子技術發展的一個新的里程碑。本書介紹在EDA工具的平台上,進行以系統級設計為核心的系統晶片的設計方法。本書從基本單元電路設計出發,以VHDL語言為基本設計手段,討論了各種典型的數字集成系統的設計,以及系統晶片實現的兩種基本途徑:即半定製的高密度可程式邏輯器件(HDPLD)的實現和全定製的專用積體電路(ASIC)的實現。

全書語言順暢,循序漸進地講解了SOC的各方面內容,每章背後還附有習題,供課後練習。

本書配有免費電子課件,歡迎選用本書作教材的老師索取。

本書可作為高等院校電子類高年級本科生與研究生的教材,也可作為相關領域工程技術人員的參考資料。

編輯推薦

本書為普通高等教育“十一五”國家級規劃教材。

系統晶片(SystemOnaChip,簡稱SOC)是微電子技術發展的一個新的里程碑。本書介紹在EDA工具的平台上,進行以系統級設計為核心的系統晶片的設計方法。本書從基本單元電路設計出發,以VHDL語言為基本設計手段,討論了各種典型的數字集成系統的設計,以及系統晶片實現的兩種基本途徑:半定製的高密度可程式邏輯器件(HDPLD)的實現和全定製的專用積體電路(ASIC)的實現。

本書主要內容包括:積體電路工藝及版圖基礎,CMOS數字電路,硬體描述語言VHDL及數字系統的設計,系統集成晶片的體系結構,高密度可程式邏輯器件,可程式系統晶片(SOPC),專用積體電路設計和可測試結構設計。全書語言流暢,循序漸進地討論了系統晶片各方面的內容。每章後附有習題,供課後練習。

本書可作為高等院校電子信息類高年級本科生與研究生的教材,也可作為相關領域工程技術人員的參考資料。

目錄

前言

第1章緒論

1.1系統晶片是微電子技術發展的必然

1.2電子設計自動化技術和硬體描述語言

1.2.1電子設計自動化技術發展概述

1.2.2Top.Down設計方法

1.2.3硬體描述語言

第2章CMOS數字積體電路

2.1引言

2.2積體電路的主要生產工藝

2.2.1晶片準備

2.2.2製版

2.2.3光刻

2.2.4氧化

2.2.5澱積

2.2.6腐蝕

2.2.7擴散

2.2.8導體和電阻

2.3CMOS反相器及其版圖

2.3.1MOS電晶體及其版圖

2.3.2CMOS反相器的結構及其版圖

2.4設計規則與工藝參數

2.4.1設計規則的內容與作用

2.4.2幾何規則

2.4.3電學規則

2.5CMOS數字電路的特徵

2.5.1標準邏輯電平

2.5.2邏輯扇出特性

2.5.3容性負載及其影響

2.5.4CMOS電路的噪聲容限

2.6CMOS邏輯門

2.6.1CMOS或非門

2.6.2CMOS與非門

2.6.3多輸入CMOS邏輯門

2.7NMOS傳輸電晶體與CMOS傳輸門

2.7.1NMOS傳輸電晶體

2.7.2CMOS傳輸門

習題

第3章硬體描述語言VHDL

3.1引言

3.2vHDL的基礎知識

3.2.1vHDL程式的結構

3.2.2VHDL.常用資源庫中的程式包

3.2.3VHDL的詞法單元

3.2.4數據對象和類型

3.2.5表達式與運算符

3.3VHDL結構體的描述方式

3.3.1結構體的行為描述

3.3.2結構體的RTL描述

3.3.3結構體的結構化描述

3.4結構體的子結構形式

3.4.1進程

3.4.2複雜結構體的多進程組織方法

3.4.3塊

3.4.4子程式

3.5順序語句和並發語句

3.5.1順序語句

3.5.2並發語句

3.6VHDL中的信號和信號處理

3.6.1信號的驅動源

3.6.2信號的延遲

3.6.3仿真周期和信號的8延遲

3.6.4信號的屬性函式

3.6.5帶屬性函式的信號

3.7VHDL的其他語句

3.7.1ATTRIBUTE描述與定義語句

3.7.2ASSERT語句

3.7.3TEXTIO

……

第4章基本數字邏輯單元的設計

第5章數字系統的層次結構設計

第6章SOC的體系結構

第7章可程式邏輯器件

第8章可程式系統晶片

第9章專用積體電路設計

第10章可測試性結構設計

附錄

參考文獻

相關詞條

相關搜尋

熱門詞條

聯絡我們