內容簡介
《微處理器體系結構》是一本系統介紹各種類型微處理器體系結構的教材。作者從與傳統的微處理器教材不同的視角,根據自身多年的設計實踐與教學經驗,全面探討了包括隨機邏輯體系結構、MSPARC隨機邏輯結構、微碼體系結構和流水線體系結構等在內的多種微處理器體系結構的特性,以及它們在軟硬體設計方面所面臨的各種問題,在相應章節給出了各類微處理器的VHDL代碼以及其行為驗證實驗,供讀者藉助電子設計自動化(EDA)工具進行實際仿真模擬實踐。《微處理器體系結構》配有相關習題,方便讀者複習每章出現的概念,從而使讀者能逐步掌握書中內容並快速地開始設計。
《微處理器體系結構》適合作為高等院校積體電路設計相關專業工程碩士的教材,並可以作為微處理器硬體與軟體設計相關專業高年級本科生和研究生的教材。
圖書目錄
叢書序
前言
第1章 引言
第2章 隨機邏輯體系結構
第3章 MsPARc隨機邏輯結構的VHDL模擬模型
第4章 微碼體系結構
第5章 流水線體系結構
第6章 流水線結構的衝突
第7章 Cache(高速緩衝存儲器)
第8章 虛擬存儲器
第9章 超標量體系結構
第10章 用軟體編譯輔助改善硬體性能
附錄A
附錄B
……