數字積體電路設計:從VLSI體系結構到CMOS製造

《數字積體電路設計:從VLSI體系結構到CMOS製造》是2011年人民郵電出版社出版的圖書,作者是 (瑞士)Hubert Kaeslin 。

基本信息

內容簡介

本書從架構和算法講起,介紹了功能驗證、vhdl建模、同步電路設計、異步數據獲取、能耗與散熱、信號完整性、物理設計、設計驗證等必備技術,還講解了vlsi經濟運作與項目管理,並簡單闡釋了cmos技術的基礎知識,全面涵蓋了數字積體電路的整個設計開發過程。
本書既可以作為高等院校微電子、電子技術等相關專業高年級師生和研究生的參考教材,也可供半導體行業工程師參考。

譯者序

數字積體電路設計:從VLSI體系結構到CMOS製造數字積體電路設計:從VLSI體系結構到CMOS製造
現代電子系統日益複雜,隨著半導體工藝水平的提高,單晶片的集成度和功能得以不斷增強,其設計複雜度和各種風險也隨之變大,甚至影響到投資者對研發新的更複雜系統晶片的信心。但是,為了有效降低攜帶型移動系統的產品單位成本和能量消耗,同時為了在產品獨特性方面有競爭力,越來越多的電子產品仍然必須採用專用晶片解決方案。因此,深入了解數字積體電路設計的基本方法和關鍵問題,並明確開發過程的各個實踐環節存在的風險,就變得十分必要。
本書是一本將超大規模數字電路基本概念原理與工程實踐管理相結合的綜合性教材。作者根據自己多年的教學和工程實踐經驗,從工程實踐的關鍵問題出發,對超大規模數字電路的全部講授內容進行了一次全新的梳理,形成了清晰的解決思路。在數字積體電路設計的各個環節,作者重點闡述了設計研製中必須考慮的關鍵因素,在豐富經驗基礎上對設計中常常出現的問題進行了詳盡的討論,可以幫助研究生和資深工程師完善自身的設計經驗和能力,也可以幫助項目管理者明確各個環節的工作重點,規避研發環節的風險。
本書和其他數字積體電路教科書相比,有兩個突出的特點。第一是自頂向下的組織方式,從算法的架構設計開始,討論了同步設計的各種時鐘技術、設計驗證、散熱和封裝問題,還討論了VLSI(超大規模積體電路)經濟學與項目管理。讀者可以根據自身需要直接閱讀感興趣的章節,而不需要很多半導體物理與器件方面的知識。第二是實用性。本書用了相當多的篇幅討論了工程實踐的問題,例如給出了一個很好的設計數據組織方法,還有很多檢查列表與提醒。在目前的積體電路項目里,大量使用了重用的虛擬元件,通常有十幾個到幾十個時鐘,驗證工作量也要占到整個項目周期和投資的50%~70%,關於虛擬元件、時鐘方案、VLSI經濟學、項目管理、功能驗證、設計驗證等內容的討論都可以直接作為實際項目實踐的參考。總之,本書的內容相當全面並有一定深度,基本涵蓋了數字積體電路設計的各個方面,非常適合用作學習數字積體電路設計的高年級本科生與研究生的教科書,也適合作為正在從事數字積體電路開發的工程人員的參考書。
本書由戴宏宇和張盛組織翻譯和審校,參加翻譯的還有楊津、李政、鄧紅林、陳峰和方明傑等,在此對他們表示衷心的感謝。本書翻譯整理過程得到了清華大學深圳研究生院SOC驗證與硬體仿真實驗室的支持,在此一併表示感謝。
最後,由於譯者水平有限,而且該領域相當多的專業辭彙並沒有統一的中文譯法,書中難免會有不妥當的地方,望讀者批評指正。

相關詞條

相關搜尋

熱門詞條

聯絡我們