VHDL數字系統設計與高層次綜合 內容簡介
全書內容共分8章。第1,2,3章介紹了積體電路設計中的基本概念、語言程式基礎和基本邏輯單元的VHDL模型;第4,5章介紹了數字系統的系統級設計和數字系統暫存器的傳輸級設計;第6,7章介紹了數字系統高層次綜合及具體實例;第8章介紹了部分VHDL工具軟體的使用。另外,附錄A列舉了常用的IEEE VHDL標準程序包,附錄B列舉了常用的VHDL語句樣例,以方便讀者快速查閱。本書可作為大專院校電子類高年級本科生和研究生學習VHDL語言的教科書和參考書,也可以為廣大從事集成路設計的工程技術人員提供相關的技術參考。VHDL數字系統設計與高層次綜合 本書目錄
第1章 積體電路設計中的基本概念第2章 VHDL語言程式基礎
第3章 基本邊邏輯單元的VHDL模型
第4章 數字系統的系統級設計
第5章 數字系統的暫存器傳輸級設計
第7章 數字系統的高級層次綜合
第7章 VHDL行為設計與高層次綜合實例
第8章 部分VHDL工具軟體使用指南
附錄A IEEE標準程式包
附錄B VHDL常用語句樣例
參考文獻