增強核記憶體80C51教程

2.5.1 2.6.1 2.8.1

基本信息

作者: 梁合
出版社:電子工業出版社
ISBN:7505392085
出版日期:2003 年11月
開本:16開
頁碼:273

內容簡介

本書按層次化、增量化的方法組織教材。層次化體現新技術的進階,增量化簡化教學內容。基礎原理分兩個層次:MCS-51核和80C51增強核。前者,忠實於現今仍使用的原理基礎;後者,是截至21世紀初對前者的更新和補充,由它構成新產品的共同原理基礎。
本書不是“人云亦云”的書,也不是簡單地照搬廠家技術手冊的書,而是對於傳統MCS-51的原理和80C51最新產品手冊進行融會貫通,在許多內容的講授方法上做了新的大膽嘗試,具有簡明扼要、深入淺出、“一針見血”的特點。
本書可作為大、專院校,中等技術學校及培訓班的教材,或廣大技術人員的自學讀本,也可作為科技、控制工程人員的參考工具書。

目錄

第1章 緒論
1.1 嵌入式第二次浪潮
1.2 傳統微控制器(8位/16位)的更新
1.3 今日嵌入式(32位/16位)
1.4 本書定位
1.5 本書編寫特點
1.6 本書建議的授課時數
第2章 mcs-51核
2.1 簡介
2.2 cpu(中央處理單元)
2.2.1 alu(算術邏輯單元)
2.2.2 指令暫存器與定時-控制電路
2.2.3 片內振盪器
2.2.4 節電工作模式
2.3 存儲器結構
2.3.1 哈佛結構
2.3.2 sfr(特殊功能暫存器)
2.3.3 各存儲空間及其訪問指令
2.4 4x8位i/o口結構與操作
2.4.1 i/o口結構
. 2.4.2 讀—改—寫指令
2.4.3 片外程式存儲器/數據存儲器擴展技術
2.5 mcs-51指令系統
2.5.1 概述
2.5.2 數據傳送類指令
2.5.3 算述運算類指令
2.5.4 邏輯運算類指令
2.5.5 控制轉移類指令
2.5.6 布爾處理類指令
2.5.7 彙編器入門
2.5.8 mcs-51指令編程技巧
2.6 定時/計數器
2.6.1 定時/計數器工作原理
2.6.2 初始化定時/計數器t0、t1
2.6.3 t0、t1模式0和模式1
2.6.4 t0、t1模式2
2.6.5 t0模式3
2.6.6 定時/計數器的飛讀技巧
2.7 中斷系統
2.7.1 5源2優先權中斷
2.7.2 中斷操作
2.7.3 中斷向量地址與向量空間
2.7.4 中斷響應時間
2.7.5 中斷時對現場的保護和恢復
2.7.6 初始化中斷系統
2.7.7 精確定時技巧(補償中斷延時等的影響)
2.8 串列口
2.8.1 全雙工串列口
2.8.2 串列口4種工作模式
2.8.3 初始化串列口
2.8.4 串列口套用
2.8.5 串列口軟體
2.9 復位
2.9.1 復位時序
2.9.2 sfr的復位狀態
2.9.3 上電復位
2.10 本章回味與思考
第3章 80c51增強核(80c51核+)
3.1 簡介
3.2 cpu(中央處理單元)
3.3 存儲器結構
3.4 4x8位i/o口結構與操作
3.5 80c51增強核指令系統
3.6 定時/計數器
3.6.1 t0、t1定時/計數器
3.6.2 t2定時/計數器
3.7 中斷系統
3.7.1 6源4優先權
3.7.2 中斷操作
3.7.3 中斷向量地址與向量空間
3.7.4 中斷回響時間
3.8 增強型全雙工uart串列口
3.8.1 簡介
3.8.2 增強型uart
3.9 80c51+增強核使用sfr一覽表
3.10 本章回味與思考
第4章 p89c51/52/54/58x2及p89c60/61x2系列
4.1 前言
4.2 p89c5xx2,p89c60/61x2與80c51增強核的異同
4.3 本章回味與思考
第5章 p89c51ra2/rb2/rc2/rd2系列
5.1 前言
5.2 p89c51rx2總體概況
5.2.1 p89c51rx2的存儲器
5.2.2 p89c51rx2的片上資源
5.2.3 p89c51rx2晶片的片腿功能和封裝
5.2.4 p89c51rx2晶片的片腿定義
5.3 pca(可程式計數器陣列)
5.3.1 pca捕捉模式
5.3.2 pca 16位軟定時器模式
5.3.3 pca高速輸出模式
5.3.4 pca的pwm(脈寬調製)模式
5.3.5 pca模組4看家狗定時器模式
5.4 7源4優先權中斷系統
5.4.1 中斷操作
5.5 數據存儲器
5.5.1 內部數據存儲器
5.5.2 外部數據存儲器
5.6 程式存儲器——flash(快閃記憶體)
5.7 復位後代碼引導與rom固件
5.8 在系統燒錄(isp)
5.9 在套用燒錄(iap)
5.10 p89c51rx2片內硬體看門狗定時器
5.11 cpu和外設的時鐘
5.12 本章回味與思考
第6章 p89c660/662/664/668系列
6.1 前言
6.2 p89c660/662/664/668總體概況
6.2.1 p89c66x存儲器
6.2.2 p89c66x片上資源
6.2.3 p89c66x晶片的片腿功能和封裝
6.2.4 p89c66x晶片片腿定義
6.3 p89c66x pca(可程式計數器陣列)
6.4 8源4優先權中斷系統
6.5 數據存儲器
6.6 程式存儲器
6.7 串列i/o口
6.7.1 概述
6.7.2 預備知識
6.7.3 i2c匯流排工作原理
6.7.4 sio1的片上硬體邏輯
6.7.5 sio1各模式操作過程
6.7.6 操作sio1的軟體說明
6.7.7 i2c自動串口傳輸程式框架
6.8 本章回味與思考
附錄a ascii碼錶
附錄b 十六進制數變十進制數轉換表
附錄c 增強核80c51快閃記憶體系列仿真器及實驗儀

熱門詞條

聯絡我們