原理
MAX II器件採用了全新的CPLD體系結構,在所有CPLD系列中單位I/O成本最低,功耗最低。MAX II運用了低功耗的工藝技術,和前一代MAX器件相比,成本降低了一半,功率降至十分之一,容量增加了四倍,性能增加了兩倍。
特色
其主要特色主要有:
1,分主機板和核心板兩大部分,Mars-EDA-S 實驗主機板,一塊主機板,可以適配以下5種核心板,構成不同的CPLD、FPGA開發系統,靈活度高。Mars-3256-S Altera CPLD核心板 Mars-1270-S Altera CPLD核心板 Mars-EP1C3-S Altera FPGA核心板 Mars-95144-S Xilinx CPLD核心板 Mars-XC2S50-S Xilinx FPGA核心板
2,CPLD安排的實驗例程豐富,所有實驗例程都有Verilog HDL、VHDL兩種語言的原始碼。
3,51單片機實驗安排豐富,板上接口除了PS2、VGA接口沒有單片機的實驗,其他所有接口都配套有單片機單獨控制的實驗程式代碼,所有工程都基於 Keil C,該開發板另一個增值部分就是它還是一個功能強大的51單片機開發板。
4,主機板上多了功能擴展區,預留了47個IO供用戶自由使用,在該擴展區,用戶可以自定義各類功能擴展板,比如高速AD採集板、視頻輸入輸出板、USB2.0 高速擴展板等等。