圖書信息
出版社: 北京航空航天大學出版社; 第1版 (2006年6月1日)
叢書名: 高等學校通用教材
平裝: 122頁
開本: 16開
ISBN: 7810778536
條形碼: 9787810778534
尺寸: 22.4 x 17.8 x 0.8 cm
重量: 440 g
內容簡介
這是一本將計算機組成原理實踐和EDA設計方法有機整合在一起的教材。本書首先介紹EDA平台、MAX+plus Ⅱ及Quartus Ⅱ設計軟體的使用方法;然後通過實例設計,介紹利用Verilog HDL進行硬體系統設計的方法;最後介紹計算機主機系統總體結構、指令系統及主機系統各大部件的設計原理、實現及調試方法。本書結合實例講解設計原理,既適合教學使用,也適合讀者自學。書中給出的許多實例可以作為讀者開發類似套用的模板或原型。附錄中給出了主機系統各大部件的詳細設計圖、常用邏輯電路圖及功能表,供讀者參考使用。
本書可作為計算機、電子工程、自動控制和機械電子等相關專業本科生計算機組成原理實踐的通用教材,也可供相關專業研究生、工程技術人員參考。
目錄
第1章 緒論
1.1 實踐內容
1.1.1 計算機組成原理實驗
1.1.2 計算機主機系統設計
1.2 實踐環境
第2章 計算機組成原理實踐基礎平台
2.1 基於MAX+plus Ⅱ平台的計算機主機系統設計
2.1.1 MAX+plus Ⅱ平台簡介
2.1.2 MAX+plus Ⅱ平台的安裝與配置
2.1.3 MAX+plus Ⅱ在計算機主機系統設計中的套用
2.1.4 系統設計正確性驗證
2.2 基於Quartus Ⅱ平台的計算機系統設計
2.2.1 Quartus Ⅱ平台簡介
2.2.2 Quartus Ⅱ平台的安裝與配置
2.2.3 Quartus Ⅱ在計算機主機系統設計中的套用
2.2.4 系統設計正確性驗證
第3章 基於Verilog HDL的主機系統設計
3.1 Verilog HDL基本架構
3.1.1 Verilog HDL模組的結構
3.1.2 邏輯功能定義
3.2 數據類型及運算符
3.2.1 常量
3.2.2 變數
3.2.3 運算符
3.3 常用語句
3.3.1 賦值語句
3.3.2 條件語句
3.3.3 循環語句
3.3.4 結構說明語句
3.3.5 編譯預處理語句
3.4 Verilog HDL設計數字電路實例
3.4.1 時序發生器的設計
3.4.2 運算器的設計
……