書籍信息
叢 書 名:普通高等教育“十三五”規劃教材
作者:蔣萬君
ISBN 號 :9787564367435
圖書定價:¥35.00
出版時間:2019-01-01
內容簡介
本教材從套用角度出發,在保持數字電路教材經典內容的基礎上增加VHDL語言程式設計。主要內容有:邏輯代數基礎與信息表示、半導體集成門電路、組合邏輯電路、時序邏輯電路、脈衝波形的產生與整形、D/A與A/D轉換、半導體存儲器與可程式邏輯器件、硬體描述語言VHDL等。本教材以獨特的視角,採用“提出問題、邏輯抽象、推導演繹”的方法展開講述,以區別其它教材的講述方法。特別是在各章節中插入的“說明”具有概括和提升作用;“閱讀材料”具有拓展視野和加深理解的作用。本教材力圖克服知識的簡單堆砌,注重學科方法論的灌輸,提出的一些方法是其它教材沒有的。考慮到數字電路後續的重要課程有單片機技術,所以有些理論結合單片機原理進行分析,為後續學習單片機技術做一定的鋪墊。
圖書目錄
第1章邏輯代數基礎與信息表示 1
1.1概述 1
1.1.1模擬信號與數位訊號 1
1.1.2進制轉換 2
1.1.3數字系統中信息的表示 4
1.2邏輯代數中的基本運算及公式 6
1.2.1邏輯函式 6
1.2.2基本運算及公式 6
1.2.3常用公式及定理 8
1.2.4邏輯真值錶轉換為邏輯函式 9
1.3邏輯函式的標準式及化簡 10
1.3.1邏輯函式的標準式 10
1.3.2邏輯函式的卡諾圖表示 11
1.3.3邏輯函式的公式化簡 12
1.3.4邏輯函式的卡諾圖化簡 13
1.3.5多輸出邏輯函式的化簡 16
習題 17
第2章半導體集成門電路 19
2.1半導體開關元件 19
2.1.1晶體二極體 19
2.1.2晶體三極體 19
2.1.3MOS管 20
2.2TTL集成門電路 21
2.2.1TTL非門 22
2.2.2常見TTL門電路 23
2.3CMOS集成門電路 29
2.3.1CMOS非門 29
2.3.2常見CMOS門電路 30
2.4集成門電路的連線* 33
2.4.1TTL門電路的帶負載能力 33
2.4.2TTL電路與CMOS電路的連線和比較 35
習題 37
第3章組合邏輯電路 39
3.1組合邏輯電路的分析與設計 39
3.1.1組合邏輯電路的分析 39
3.1.2組合邏輯電路的設計 40
3.2常用組合邏輯電路 42
3.2.1優先編碼器 42
3.2.2解碼器 45
3.2.3數據選擇器 48
3.2.4數據比較器* 49
3.2.5加法器 52
3.2.6函式發生器 55
3.2.7奇偶校驗電路 55
3.3用MSI晶片設計組合邏輯電路 56
3.3.1用解碼器設計組合邏輯電路 56
3.3.2用數據選擇器設計組合邏輯電路 57
3.4組合邏輯電路中的競爭與險象* 58
3.4.1競爭與險象的成因 58
3.4.2消除競爭與險象的方法 59
習題 60
第4章時序邏輯電路 62
4.1存儲元件——觸發器 62
4.1.1RS觸發器及時鐘電平控制的觸發器 62
4.1.2時鐘邊沿控制的觸發器 66
4.1.3各類觸發器的替換 68
4.2同步時序邏輯電路 70
4.2.1同步時序邏輯電路的分析 70
4.2.2暫存器 73
4.2.3計數器 77
4.2.4節拍發生器 85
4.3異步時序邏輯電路 86
4.3.1異步時序電路的分析 86
4.3.2異步計數器 87
4.4時序邏輯電路的設計 88
4.4.1基於觸發器級的時序邏輯電路設計 88
4.4.2基於晶片級的時序邏輯電路設計 91
習題 93
第5章脈衝波形的產生與整形 98
5.1555時基電路 98
5.1.1矩形脈衝的特性參數 98
5.1.2555時基電路的結構及功能 98
5.2脈衝波形的產生 99
5.2.1環形振盪器 99
5.2.2石英晶體振盪器 102
5.2.3555時基電路組成的多諧振盪器 102
5.3脈衝波形的整形 104
5.3.1施密特觸發器 104
5.3.2單穩態觸發器 107
習題 109
第6章D/A與A/D轉換 112
6.1集成運算放大器 112
6.1.1集成運算放大器介紹 112
6.1.2運算電路 113
6.2D/A與A/D轉換的基本原理 114
6.2.1D/A與A/D轉換原理 114
6.2.2DAC主要技術指標 114
6.2.3倒T形電阻網路DAC的轉換原理 115
6.2.4DAC晶片及連線 116
6.3A/D轉換器 118
6.3.1採樣與保持 118
6.3.2A/D轉換 119
習題 124
第7章半導體存儲器與可程式邏輯器件 125
7.1半導體隨機存儲器 125
7.1.1半導體隨機存儲器介紹 125
7.1.2存儲器的擴展 129
7.1.3相聯存儲器* 130
7.2半導體唯讀存儲器 132
7.2.1固定ROM與PROM 133
7.2.2可擦除可程式的唯讀存儲器* 134
7.3可程式邏輯器件 136
7.3.1簡單可程式邏輯器件 136
7.3.2大規模可程式邏輯器件* 140
習題 144
第8章硬體描述語言VHDL 146
8.1VHDL程式結構 146
8.1.1實體與結構體 146
8.1.2庫、程式包、配置 148
8.2VHDL的數據對象、數據類型及操作符 149
8.2.1VHDL文字 149
8.2.2VHDL數據對象 150
8.2.3VHDL數據類型 150
8.2.4VHDL操作符 151
8.3VHDL基本語句 153
8.3.1順序語句 153
8.3.2並行語句 158
8.3.3子程式 164
8.3.4屬性描述 165
習題 169
附錄 170
附錄1教材實驗使用的主要晶片引腳圖 170
附錄2部分設計性實驗的解 171
參考文獻 175