在討論SPI 數據傳輸時,必須明確以下兩位的特點及功能:
(1) CPOL: 時鐘極性控制位。該位決定了SPI匯流排空閒時SCK 時鐘線的電平狀態。
CPL=0,當SPI匯流排空閒時,SCK 時鐘線為低電平。
CPL=1,當SPI匯流排空閒時,SCK 時鐘線為高電平。
(2) CPHA: 時鐘相位控制位。該位決定了SPI匯流排上數據的採樣位置。
CPHA=0,SPI匯流排在時鐘線的第1個跳變沿處採樣數據。
CPHA= 1,SPI匯流排在時鐘線的第2個跳變沿處採樣數據。
SPI 是由摩托羅拉(Motorola)公司開發的全雙工同步串列匯流排,是微處理控制單元(MCU)和外圍設備之間進行通信的同步串列連線埠。主要套用在EEPROM、Flash、實時時鐘(RTC)、數模轉換器(ADC)、網路控制器、MCU、數位訊號處理器(DSP)以及數位訊號解碼器之間。SPI 系統可直接與各個廠家生產的多種標準外圍器件直接接口,一般使用4 條線:串列時鐘線SCK、主機輸人/從機輸出數據線MISO、主機輸出/從機輸人數據線MOSI 和低電平有效的從機選擇線SSEL。
在討論SPI 數據傳輸時,必須明確以下兩位的特點及功能:
(1) CPOL: 時鐘極性控制位。該位決定了SPI匯流排空閒時SCK 時鐘線的電平狀態。
CPL=0,當SPI匯流排空閒時,SCK 時鐘線為低電平。
CPL=1,當SPI匯流排空閒時,SCK 時鐘線為高電平。
(2) CPHA: 時鐘相位控制位。該位決定了SPI匯流排上數據的採樣位置。
CPHA=0,SPI匯流排在時鐘線的第1個跳變沿處採樣數據。
CPHA= 1,SPI匯流排在時鐘線的第2個跳變沿處採樣數據。
SPI是串列外設接口(Serial Peripheral Interface)的縮寫。SPI,是一種高速的,全雙工,同步的通信匯流排,並且在晶片的管腳上只...
基本協定 其他SPI 其他含義簡介匯流排(Bus)是計算機各種功能部件之間傳送信息的公共通信幹線,它是由導線組成的傳輸線束, 按照計算機所傳輸的信息種類,計算機的匯流排可以劃分為數據匯流排、地...
工作原理 匯流排特性 匯流排分類 內部匯流排 外部匯流排SPI(Serial Peripheral Interface--串列外設接口)匯流排系統是一種同步串列外設接口,它可以使MCU與各種外圍設備以串列方式進...
套用 特點 接口信號 原理圖 工作模式匯流排(Bus)是計算機各種功能部件之間傳送信息的公共通信幹線,它是由導線組成的傳輸線束, 按照計算機所傳輸的信息種類,計算機的匯流排可以劃分為數據匯流排、地...
工作原理 匯流排特性 匯流排分類 內部匯流排 外部匯流排內部匯流排是一種內部結構,是cpu、記憶體、輸入、輸出設備傳遞信息的公用通道。
定義 內部匯流排技術 內部匯流排發展匯流排技術就是將各部件連線到計算機處理器的一個元件。要連線的部件包括硬碟、記憶體、音響系統和視頻系統等。例如,要查看計算機在做什麼,一般是使用陰極射線管(C...
定義 分類 發展歷史STD匯流排系統2.1STD匯流排結構2.1.1引腳定義2.1.2信號描述2.1.3機械特性2.2單片機CPU模板2.2.18031CPU NS公司單片機的...
作品目錄本書從工程實際套用角度出發,以典型工業現場匯流排為基線,在追蹤國內外該領域技術發展的基礎上,詳細闡述了典型工業現場匯流排的基本模式及在國內處於主流地位的若干...
目錄 書摘插圖本書的立足點是基礎化、實用化、前沿性。首先重點介紹常用的SJA1000 CAN獨立控制器開發CAN匯流排系統的方法;然後用較少的篇幅介紹CAN匯流排的協定;...
基本信息 書籍特色 目錄 書摘插圖