內容簡介
《數字電路的邏輯分析與設計》結合現代數字系統設計技術的發展,系統地介紹了數字電路邏輯分析與設計的基本理論、基本方法以及基於硬體描述語言Verilog HDL的建模技術等。
全書共有8章。第1章~第3章講述數字邏輯的理論基礎,包括數制、碼制、邏輯代數基礎以及硬體描述語言基礎等;第4章介紹了組合電路中常用邏輯功能電路的設計思想、分析方法、Verilog HDL建模方法以及MSI器件的套用;第5章~第8章在分析鎖存器、觸發器工作原理和邏輯特性的基礎上,討論了同步時序電路的分析方法與設計技術,特別是同步時序電路的Verilog HDL建模技術。
《數字電路的邏輯分析與設計》可作為計算機科學與技術、自動控制、電子信息等專業的本科生教材,也可作為數字系統設計相關技術人員學習Verilog HDL建模方法的參考書。
圖書目錄
第1章 數制和碼制
第2章 邏輯代數基礎
第3章 硬體描述語言基礎
第4章 組合電路的邏輯分析與設計
第5章 鎖存器與觸發器
第6章 同步時序電路的分析
第7章 典型同步時序電路的設計與套用
第8章 一般同步時序電路的設計
參考文獻
……